www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 工業(yè)控制 > 電子設(shè)計自動化

0 引言
某型導彈測試設(shè)備電路板檢測儀主要完成該測試設(shè)備的電路板的故障檢測。該檢測系統(tǒng)要求激勵信號產(chǎn)生電路體積小,配置靈活,且精度高、轉(zhuǎn)換速度快。基于FPGA的DDS信號發(fā)生器較傳統(tǒng)信號發(fā)生器能夠更好地滿足檢測儀要求。
直接數(shù)字頻率合成(Direct Digital Synthesize,DDS)是從相位概念出發(fā)直接合成所需波形的一種頻率合成技術(shù)。它是繼直接頻率合成和間接頻率合成之后發(fā)展起來的第三代頻率合成技術(shù),突破了前兩代頻率合成法的原理,從“相位”的概念出發(fā)進行頻率合成,這種方法不僅可以產(chǎn)生不同頻率的正弦波、方波、三角波,而且可以控制波形的初始相位,還可以用此方法產(chǎn)生任意波形,目前得到了廣泛的應(yīng)用。

1 DDS的工作原理和基本結(jié)構(gòu)
一個直接數(shù)字頻率合成器由相位累加器、加法器、波形存儲ROM、D/A轉(zhuǎn)換器和低通濾波器構(gòu)成。DDS的原理框圖如圖1所示。


圖1中K為頻率控制字,P為相位控制字,W為波形控制字,fc為參考時鐘頻率,N為相位累加器的字長,D為ROM數(shù)據(jù)位及D/A轉(zhuǎn)換器的字長。相位累加器在時鐘,fc的控制下以步長K作累加,輸出的N位二進制碼與相位控制字P,波形控制字W相加后作為波形ROM的地址,對波形ROM進行尋址,波形ROM輸出D位的幅度碼經(jīng)D/A轉(zhuǎn)換器變成階梯波,再經(jīng)過低通濾波器平滑后就可以得到合成的信號波形。合成的信號波形形狀取決于波形ROM中存放的幅度碼,因此用DDS可以產(chǎn)生任意波形。
設(shè)頻率控制字是K,輸出頻率為f0,參考時鐘是fc,相位寄存器為N位,頻率分辨率是△f,則有:

通過頻率控制字的改變和寄存器位數(shù)的增加,可以得到令人滿意的頻率。

2 基于FPGA的DDS信號發(fā)生器的設(shè)計
該信號發(fā)生器是作為電路板檢測儀的激勵信號源,產(chǎn)生的信號分別為:頻率為16 000±0.8 Hz的正弦波,頻率為128 000±6.4 Hz,64 000±3.2 Hz,4 000±O.2 Hz的方波和周期為10μs,占空比為1:4的脈沖信號。下面以正弦波的產(chǎn)生為例說明DDS的實現(xiàn)過程。當f0=16 000 Hz,N=16時,根據(jù)式(1),則K=104。
2.1 相位累加器
相位累加器主要是根據(jù)頻率控制字生成ROM查找表的地址,采用硬件描述語言Verilog DHL實現(xiàn),其源程序為:

文本輸入完畢后,用QuartusⅡ進行編譯,然后生成.bsf文件,以便在頂層設(shè)計時調(diào)用。其生成頂層模塊如圖2所示。


2.2 ROM查找表
DDS中,波形存儲器的設(shè)計是比較關(guān)鍵重要的一環(huán)。用相位累加器輸出的數(shù)據(jù)作為波形存儲器的地址,進行波形的相位與幅值的轉(zhuǎn)換,即可在給定的時間上確定輸出波形的幅值。N位的尋址ROM相當于把O°~360°的周期信號離散成具有2N個樣值的序列,若波形ROM有D位數(shù)據(jù)位,則2N個樣值的值以D位二進制數(shù)值存放在波形ROM中,按照地址的不同可以輸出相應(yīng)相位的正弦波和方波的值。在本設(shè)計中取N=11,則ROM查找表中存儲2 048個波形數(shù)據(jù),位寬為10位。
建立ROM查找表首先要生成.mif文件。具體方法是利用quartusⅡ新建.mif文件,然后填寫這個文件。這里需借助Matlab填寫.mif文件即可,具體方法如下:
(1)先由QuartusⅡ生成.mif文件。
(2)在Matlab中編寫如下程序:

(3)在Desktop中workspace中選中數(shù)據(jù),復(fù)制數(shù)據(jù)并將數(shù)據(jù)粘貼于txt文檔中,保存。
(4)然后再將txt文檔中的數(shù)據(jù)復(fù)制并粘貼于QuartusⅡ中已建好的.mif文件之中,保存。
調(diào)用的波形存儲器模塊如圖3所示。


2.3 頂層模塊的建立
根據(jù)DDS整體電路的工作原理框圖,其核心是由一個ROM存儲器、一個相位累加器、一個鎖相環(huán)和相應(yīng)的輸入、輸出信號組成。其中ROM查找表是輸入地址是相位累加器的高11位,這在工程上是允許的。DDS的核心電路模塊圖如圖4所示。


方波和脈沖信號的產(chǎn)生只要將ROM查找表中的內(nèi)容轉(zhuǎn)換為相應(yīng)的波形即可,整個信號源的頂層模塊增加了多路選擇開關(guān)。

3 波形仿真及硬件驗證
完成DDS電路設(shè)計后,對電路進行了功能仿真,通過Matlab顯示了仿真波形,并通過Altera公司CycloneⅡ系列芯片的DE2-70開發(fā)板結(jié)合嵌入式邏輯分析儀進行了硬件驗證。
3.1 波形仿真
DDS電路在設(shè)計過程中,進行了功能仿真,如圖5所示。由于仿真波形為數(shù)字碼,不能直觀地看出DDS輸出的波形,為便于調(diào)試設(shè)計電路,首先生成.tbl文件,再通過相應(yīng)Matlab程序生成的正弦波、方波、脈沖信號的波形曲線,如圖6所示。


圖5和圖6顯示了頻率控制字為68h產(chǎn)生的正弦波、頻率控制字為346h的方波和頻率控制字為27Fh的脈沖信號的功能仿真波形。從功能仿真波形可以看出,DDS電路能夠很好地產(chǎn)生電路板檢測儀所需激勵信號。
3.2 硬件驗證
為了能夠更清晰地分析DDS電路,采用DE2-70開發(fā)板結(jié)合SignalTapⅡ型嵌入式邏輯分析儀對設(shè)計進行實時的硬件驗證。首先對DDS頂層電路圖做部分修改,主要是進行管腳設(shè)定。將修改后的頂層文件下載到DE2-70中,通過SignalTapⅡ型嵌入式邏輯分析儀實時觀測FPGA輸出波形,如圖7所示。SignalTapⅡ所能顯示的被測信號的時間長度為T,計算公式如下:

式中:N為SignalTapⅡ的緩存中存儲的采樣點數(shù),Ts為SignalTapⅡ采樣時鐘的周期。由圖7和式(3)可得出表1所示結(jié)論。


產(chǎn)生誤差的主要原因有兩方面,一是截斷誤差,ROM查找表的地址輸入是相位累加器的高11位;二是正弦波量化引入的誤差,將正弦信號量化為二進制數(shù)必然引起誤差。

4 結(jié)語
通過對DDS電路的功能仿真和硬件驗證,可以看出DDS可以有效地產(chǎn)生所需波形信號。較傳統(tǒng)的信號發(fā)生器,可以減小體積、降低功耗、提高可靠性和靈活性并縮短了開發(fā)周期,具有較高的實用價值。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在PCB設(shè)計的宏偉藍圖中,布局與布線規(guī)則猶如精密樂章中的指揮棒,是鑄就電路板卓越性能、堅不可摧的可靠性及經(jīng)濟高效的制造成本的靈魂所在。恰如一位巧手的園藝師,合理的布局藝術(shù)性地編排著每一寸空間,既削減了布線交織的繁復(fù)迷宮,...

關(guān)鍵字: PCB 電路板

在電子產(chǎn)品的制造過程中,PCB(印刷電路板)的布局布線是至關(guān)重要的環(huán)節(jié)。它涉及到將電子元器件按照特定要求進行合理布置,并通過導線將它們連接起來,以實現(xiàn)電路的功能。布局布線的質(zhì)量直接影響到產(chǎn)品的性能、可靠性和成本。因此,掌...

關(guān)鍵字: PCB 電路板

晶振,全稱石英晶體振蕩器,是一種電子元件,用于產(chǎn)生精確的時鐘信號。在現(xiàn)代電子設(shè)備中,晶振就像心臟一樣,為設(shè)備提供穩(wěn)定的節(jié)拍。

關(guān)鍵字: 晶振 電路板

導電陽極絲(CAF,Conductive Anodic Filamentation)是一種在PCB中可能發(fā)生的電化學現(xiàn)象。當PCB處于高溫高濕環(huán)境時,在電壓差的作用下,內(nèi)部的金屬離子沿著玻纖絲間的微裂通道與金屬鹽發(fā)生電化...

關(guān)鍵字: PCB 電路板

PCB烘烤的程序其實還蠻麻煩的,烘烤時必須將原本的包裝拆除后才能放入烤箱中,然后要用超過100℃的溫度來烘烤,但是溫度又不能太高,免得烘烤期間水蒸氣過度膨脹反而把PCB給撐爆。

關(guān)鍵字: PCB 電路板

印制電路板(PCB)布線在高速電路中具有關(guān)鍵的作用,但它往往是電路設(shè)計過程的最后幾個步驟之一。高速PCB布線有很多方面的問題,關(guān)于這個題目已有人撰寫了大量的文獻。本文主要從實踐的角度來探討高速電路的布線問題。主要目的在于...

關(guān)鍵字: PCB 電路板

在缺乏電路板圖紙的情況下,維修電路板可能會顯得頗具挑戰(zhàn)。然而,只要掌握一定的方法和技巧,你仍然能夠有效地解決許多常見問題。

關(guān)鍵字: PCB 電路板

PCB線路板過孔堵上的主要目的是防止波峰焊或回流焊時錫液貫穿孔洞引發(fā)短路,同時避免助焊劑殘留、錫珠彈出等問題,確保貼裝精度和信號完整性。

關(guān)鍵字: PCB 電路板

在PCB設(shè)計中,材料選擇是至關(guān)重要的環(huán)節(jié)。為了在保證性能的基礎(chǔ)上降低成本,我們應(yīng)優(yōu)先考慮性價比高的材料。通過深入了解不同材料的特性、價格及供應(yīng)情況,我們可以找到最適合當前設(shè)計需求的材料,從而實現(xiàn)性能與成本的雙重優(yōu)化。

關(guān)鍵字: PCB 電路板

去耦電容主要用于抑制電源電壓波動,為芯片提供瞬態(tài)電流補償。例如,當芯片突然需要大電流時,去耦電容能快速補充電荷,避免電源軌電壓跌落。旁路電容針對高速數(shù)字電路(信號上升/下降時間短、主頻>500kHz),吸收高頻噪聲和浪涌...

關(guān)鍵字: PCB 電路板
關(guān)閉