www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 單片機 > 單片機
[導(dǎo)讀]s3c2440 cpu的默認(rèn)工作主頻有兩種12MHz和16.9344MHz,也就是我們的晶振的頻率,但一般12MHz的晶振用的比較多,F(xiàn)in就是指我們接的晶振頻率。大家都知道s3c2440上電正常工作后頻率是遠(yuǎn)遠(yuǎn)大于12MHz和16.9344MHz的,我們

s3c2440 cpu的默認(rèn)工作主頻有兩種12MHz和16.9344MHz,也就是我們的晶振的頻率,但一般12MHz的晶振用的比較多,F(xiàn)in就是指我們接的晶振頻率。大家都知道s3c2440上電正常工作后頻率是遠(yuǎn)遠(yuǎn)大于12MHz和16.9344MHz的,我們的s3c2440的cpu正常工作時的頻率就是405MHz,因此這就需要一個電路來提升頻率,在s3c2440的datasheet中找到了這個電路,下面這個就是PLL電路:

由圖中可以看出,F(xiàn)in進去后,經(jīng)過PLL電路,最終輸出兩個PLL信號頻率即MPLL和UPLL,這兩個又是什么呢

UPLL是專用于USB設(shè)備的,MPLL是用于CPU及外圍電路的,不清楚,還是得找s3c2440的datasheet,下面這就是從datasheet中截取的:

圖中給出了各種接口設(shè)備使用的時鐘信號

UPLL是USB專用,這里就不講了,下面重點講下MPLL,剛才已經(jīng)說了MPLL主要用于CPU和外圍設(shè)備,但外圍設(shè)備和CPU的工作頻率并不一樣啊,CPU的工作頻率肯定比外設(shè)要高,這就必然要對MPLL進行處理,于是FCLK,HCLK,PCLK就登場了

首先講下FCLK,首先看下datasheet中的介紹:

The Clock control logic in S3C2440A can generate the required clock signals including FCLK for CPU, HCLK for the
AHB bus peripherals, and PCLK for the APB bus peripherals.

相信搞嵌入式的都能看的懂,F(xiàn)CLK是CPU用的,HCLK是AHB總線用的,比如說SDRAM,PCLK是APB總線用的,比如說UART。這三個我們一個個來講解,首先看FCLK,CPU用的,看datasheet中的關(guān)于FCLK的時序圖,我們就會看出一些東東。

從上面的圖中可以看到FCLK在CPU上電后,過了一段時間就發(fā)生了比較大的變化,明顯值變大了,從上面這個圖中我們可以大致看出s3c2440上電啟動過程:

1、上電幾毫秒后(power由低變高),晶振輸出穩(wěn)定,此時FCLK=晶振頻率,nRESET信號恢復(fù)高電平后,CPU開始執(zhí)行指令。

2、我們可以在程序開頭啟動MPLL,在設(shè)置MPLL的幾個寄存器后,需要等待一段時間(Lock Time),MPLL的輸出才穩(wěn)定。在這段時間(Lock Time)內(nèi),F(xiàn)CLK停振,CPU停止工作。Lock Time的長短由寄存器LOCKTIME設(shè)定。

3、Lock Time之后,MPLL輸出正常,CPU工作在新的FCLK下。

現(xiàn)在對FCLK進行總結(jié)一下,F(xiàn)CLK,在CPU上電后,晶振開始正常工作,此時FCLK=晶振頻率,注意此時不存在MPLL,經(jīng)過PLL電路后,得到MPLL,UPLL。此時FCLK=MPLL。

總的來說分頻比為FCLK:HCLK:PCLK=1:4:8,這個分配標(biāo)準(zhǔn)是由誰定的呢,就是我們的CLKDIVN寄存器,看下datasheet中的介紹大家就清楚了:

S3C2440使用了三個倍頻因子MDIV、PDIV和SDIV來設(shè)置倍頻,通過寄存器MPLLCON&UPLLCON可設(shè)置倍頻因子。

MPLLCON的輸入輸出頻率間的關(guān)系為

FCLK=MPLL=(2*m*Fin)/(p*2^s) ,其中m=(MDIV+8), p=(PDIV+2), s=SDIV。

UPLLCON的輸入輸出頻率間的關(guān)系為

UCLK=UPLL=(m * Fin) / (p * 2^s) ,其中m=(MDIV+8), p=(PDIV+2), s=SDIV。

手工計算相對復(fù)雜些,我們可以根據(jù)欲得到的主頻FCLK大小,直接通過查表來獲知各倍頻因子的設(shè)置參數(shù)。

對于12MHz的晶振,要想經(jīng)過PLL電路得到405MHz,查表得應(yīng)該設(shè)置MDIV、PDIV、SDIV分別為0x7f、2、1。

那在哪里設(shè)置MDIV、PDIV和SDIV這3個值呢,還是datasheet:

從上圖可以看出,我們只需要設(shè)置MPLLCON寄存器就可以確定FCLK了,再通過CLKDIVN寄存器我們就可以設(shè)置FCLK、HCLK、PCLK三者之間的比例了。

關(guān)于時鐘設(shè)置的還有一個寄存器,就是LOCKTIME,在上面的時序圖中可以看到它的身影,datasheet中介紹:

前面說過,MPLL啟動后需要等待一段時間(Lock Time),使得其輸出穩(wěn)定。位[31:16]用于UPLL,位[15:0]用于MPLL。使用確省值0x00ffffff即可。

講到這里,相信大家對s3c2440的時鐘配置應(yīng)該都明白了吧。


本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

上海2025年7月21日 /美通社/ -- 本文圍繞跨域時間同步技術(shù)展開,作為智能汽車 "感知-決策-執(zhí)行 -交互" 全鏈路的時間基準(zhǔn),文章介紹了 PTP、gPTP、CAN 等主流同步技術(shù)及特點,并以...

關(guān)鍵字: 時鐘 時間同步 同步技術(shù) 智能汽車

只要FPGA設(shè)計中的所有資源不全屬于一個時鐘域,那么就可能存在跨時鐘域問題,因為異步邏輯其實也可以看做一種特殊的跨時鐘域問題。

關(guān)鍵字: FPGA 時鐘

在Xilinx FPGA的DDR3設(shè)計中,時鐘系統(tǒng)扮演著至關(guān)重要的角色。它不僅決定了DDR3存儲器的數(shù)據(jù)傳輸速率,還直接影響到FPGA與DDR3存儲器之間數(shù)據(jù)交換的穩(wěn)定性和效率。本文將詳細(xì)介紹Xilinx FPGA DD...

關(guān)鍵字: Xilinx FPGA DDR3 時鐘

TimeProvider 4100主時鐘的附件,可擴展至200 個完全冗余的T1、E1 或CC同步輸出端

關(guān)鍵字: 5G網(wǎng)絡(luò) 時鐘

香港2022年7月7日 /美通社/ -- 壽康集團有限公司(“壽康集團”或“本公司”及其附屬公司,統(tǒng)稱“本集團”;股份代號:0575.HK)旗下全資附屬公司、并以香港為基地的人工智能創(chuàng)新公司及衰老與長壽深層生物...

關(guān)鍵字: 時鐘 VI GE EV

文章轉(zhuǎn)自知乎[MIPI自學(xué)筆記],作者IEEE1364https://zhuanlan.zhihu.com/p/926820471?MIPI概述MIPI是MobileIndustryProcessorInterface的...

關(guān)鍵字: MIPI LAN 數(shù)據(jù)流 時鐘

1、為設(shè)計執(zhí)行綜合時使用的各種設(shè)計約束是什么?1.1、創(chuàng)建時鐘(頻率、占空比)。1.2、定義輸入端口的transition-time要求1.3、指定輸出端口的負(fù)載值1.4、對于輸入和輸出,指定延遲值(輸入延遲和輸出延遲)...

關(guān)鍵字: 數(shù)字芯片 時鐘 WIRE CK

如今,SoCs正變得越來越復(fù)雜,數(shù)據(jù)經(jīng)常從一個時鐘域傳輸?shù)搅硪粋€時鐘域。上圖信號A由C1時鐘域觸發(fā),被C2時鐘域采樣。根據(jù)這兩個時鐘之間的關(guān)系,在將數(shù)據(jù)從源時鐘傳輸?shù)侥繕?biāo)時鐘時,可能會出現(xiàn)不同類型的問題,并且這些問題的解...

關(guān)鍵字: 時鐘 觸發(fā)器 同步器 SETUP

本文主要介紹各種類型的跨時鐘域問題。同步時鐘是指具有已知相位和頻率關(guān)系的時鐘。這些時鐘本質(zhì)上是來自同一時鐘源。根據(jù)相位和頻率關(guān)系,可分為以下幾類:具有相同頻率和零相位差的時鐘具有相同頻率和固定相位差的時鐘具有不同頻率和可...

關(guān)鍵字: 異步 時鐘 相位差 SETUP

跨時鐘域驗證可分為結(jié)構(gòu)驗證和功能驗證兩類。結(jié)構(gòu)驗證確保在需要的地方添加了適當(dāng)?shù)耐竭壿?。功能驗證確保已添加的邏輯實現(xiàn)了預(yù)期的功能。僅通過執(zhí)行結(jié)構(gòu)驗證,就可以檢測到許多CDC問題。這些檢查比功能驗證更簡單、更快。因此,驗證...

關(guān)鍵字: 時鐘 數(shù)據(jù)傳輸 信號 TE
關(guān)閉