近日舉辦的GTC大會(huì)把人工智能/機(jī)器學(xué)習(xí)(AI/ML)領(lǐng)域中的算力比拼又帶到了一個(gè)新的高度,這不只是說(shuō)明了通用圖形處理器(GPGPU)時(shí)代的來(lái)臨,而是包括GPU、FPGA和NPU等一眾數(shù)據(jù)處理加速器時(shí)代的來(lái)臨,就像GPU以更高的計(jì)算密度和能效勝出CPU一樣,各種加速器件在不同的AI/ML應(yīng)用或者細(xì)分市場(chǎng)中將各具優(yōu)勢(shì),未來(lái)并不是只要貴的而是更需要對(duì)的。
當(dāng)我們提到成本優(yōu)化型FPGA,往往與簡(jiǎn)化邏輯資源、有限I/O和較低制造工藝聯(lián)系在一起。誠(chéng)然,在成本受限的系統(tǒng)設(shè)計(jì)中,對(duì)于價(jià)格、功耗和尺寸的要求更為敏感;但隨著一系列創(chuàng)新應(yīng)用的發(fā)展、隨著邊緣AI的深化,成本優(yōu)化型FPGA也不再與低端劃等號(hào),而是會(huì)在滿足邊緣端側(cè)設(shè)備功耗水平基礎(chǔ)上,提供更高的功能性和靈活性。此次AMD推出的SUS+,是針對(duì)下一代、新一代的邊緣設(shè)備做設(shè)計(jì)考量的,該系列以更高的I/O數(shù)、硬化控制器、先進(jìn)的安全特性和16nm工藝等特色,成為了業(yè)界新一代成本優(yōu)化型FPGA產(chǎn)品的標(biāo)桿。
全球領(lǐng)先的高性能現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)和嵌入式FPGA(eFPGA)半導(dǎo)體知識(shí)產(chǎn)權(quán)(IP)提供商Achronix Semiconductor公司宣布,該公司參加了由私募股權(quán)和風(fēng)險(xiǎn)投資公司Baird Capital舉辦的“Baird車(chē)技術(shù)與出行大會(huì)(Baird Vehicle Technology & Mobility Conference)”。Achronix此舉是為了聯(lián)絡(luò)更多的創(chuàng)新者和投資者,共同推動(dòng)更加先進(jìn)的FPGA技術(shù)更廣泛地應(yīng)用于智能汽車(chē)、自動(dòng)駕駛、ADAS和其他先進(jìn)出行方式。
全新 FPGA 能為嵌入式視覺(jué)、醫(yī)療、工業(yè)互聯(lián)、機(jī)器人與視頻應(yīng)用提供高數(shù)量 I/O、功率效率以及卓越的安全功能
Altera致力于為客戶提供端到端的FPGA、易于使用的AI、軟件和彈性供應(yīng)鏈。
在半導(dǎo)體領(lǐng)域,大部分對(duì)于AI的關(guān)注都集中在GPU或?qū)S肁I加速器芯片(如NPU和TPU)上。但事實(shí)證明,有相當(dāng)多的組件可以直接影響甚至運(yùn)行AI工作負(fù)載。FPGA就是其中之一。
半導(dǎo)體產(chǎn)品老化是一個(gè)自然現(xiàn)象,在電子應(yīng)用中,基于環(huán)境、自然等因素,半導(dǎo)體在經(jīng)過(guò)一段時(shí)間連續(xù)工作之后,其功能會(huì)逐漸喪失,這被稱為功能失效。半導(dǎo)體功能失效主要包括:腐蝕、載流子注入、電遷移等。其中,電遷移引發(fā)的失效機(jī)理最為突出。技術(shù)型授權(quán)代理商Excelpoint世健的工程師Wolfe Yu在此對(duì)這一現(xiàn)象進(jìn)行了分析。
這款較低成本的開(kāi)發(fā)平臺(tái)可幫助學(xué)生、初學(xué)者和經(jīng)驗(yàn)豐富的設(shè)計(jì)人員采用新興技術(shù)
進(jìn)一步擴(kuò)展旗下IEEE?-1588主時(shí)鐘產(chǎn)品組合,可實(shí)現(xiàn)小于1納秒的精確時(shí)間精度
中國(guó)上海——2024年1月22日——萊迪思半導(dǎo)體(NASDAQ:LSCC),低功耗可編程器件的領(lǐng)先供應(yīng)商,今日宣布萊迪思的中端FPGA系列萊迪思Avant-E? FPGA榮獲國(guó)際科技創(chuàng)新節(jié)(STIF)“年度產(chǎn)品創(chuàng)新獎(jiǎng)”,以表彰其在推動(dòng)創(chuàng)新、卓越品質(zhì)和行業(yè)影響力方面的努力。
FPGA(Field Programmable Gate Array)即現(xiàn)場(chǎng)可編程門(mén)陣列,是一種可由用戶配置的集成電路,通過(guò)編程可以對(duì)不同的輸入信號(hào)進(jìn)行靈活的處理。由于FPGA具有高度的靈活性和并行處理能力,使得它在數(shù)字信號(hào)處理、圖像處理、通信等領(lǐng)域有著廣泛的應(yīng)用。對(duì)于初學(xué)者來(lái)說(shuō),如何學(xué)習(xí)FPGA呢?本文將為菜鳥(niǎo)們提供一些學(xué)習(xí)FPGA的必看指南。
近日,大灣區(qū)國(guó)際創(chuàng)客峰會(huì)暨M(jìn)aker Faire Shenzhen 2023在深圳盛大舉辦。本屆峰會(huì)由創(chuàng)客高峰論壇、創(chuàng)客創(chuàng)新展、創(chuàng)客工作坊、衛(wèi)星活動(dòng)等覆蓋科技創(chuàng)新全鏈條的內(nèi)容板塊共同組成,旨在為產(chǎn)業(yè)與專業(yè)創(chuàng)客之間搭建高效的對(duì)話、協(xié)作平臺(tái)。
近日,由中國(guó)電子學(xué)會(huì)主辦、百余所高校參與的第十七屆中國(guó)高校電子信息學(xué)院院長(zhǎng)(系主任)年會(huì)在北京交通大學(xué)成功舉辦。此次年會(huì)聚焦新發(fā)展格局下電子信息領(lǐng)域創(chuàng)新人才的交流與培養(yǎng),旨在為工程教育、科研、產(chǎn)學(xué)研結(jié)合及專業(yè)學(xué)科建設(shè)提供建設(shè)性方案,促進(jìn)電子信息領(lǐng)域的創(chuàng)新和發(fā)展。
長(zhǎng)期以來(lái),Achronix為不同行業(yè)的數(shù)據(jù)密集型和高帶寬應(yīng)用提供了創(chuàng)新性的FPGA產(chǎn)品和技術(shù),并幫助客戶不斷打破性能極限。其中一些應(yīng)用需要與先進(jìn)的模擬/數(shù)字轉(zhuǎn)換器(ADC)和數(shù)字/模擬轉(zhuǎn)換器(DAC)進(jìn)行對(duì)接——可由JESD204C完美地完成這項(xiàng)任務(wù)。
在下述的內(nèi)容中,小編將會(huì)對(duì)EDA和FPGA的相關(guān)消息予以報(bào)道,如果EDA和FPGA是您想要了解的焦點(diǎn)之一,不妨和小編共同閱讀這篇文章哦。
在下述的內(nèi)容中,小編將會(huì)對(duì)Altium Designer軟件的相關(guān)消息予以報(bào)道,如果Altium Designer軟件是您想要了解的焦點(diǎn)之一,不妨和小編共同閱讀這篇文章哦。
在這篇文章中,小編將為大家?guī)?lái)FPGA的相關(guān)報(bào)道。如果你對(duì)本文即將要講解的內(nèi)容存在一定興趣,不妨繼續(xù)往下閱讀哦。
在電子技術(shù)領(lǐng)域,F(xiàn)PGA(Field-Programmable Gate Array,現(xiàn)場(chǎng)可編程門(mén)陣列)和單片機(jī)(Microcontroller Unit,微控制器)是兩種常見(jiàn)的嵌入式處理器。它們各自具有獨(dú)特的技術(shù)特點(diǎn)和應(yīng)用領(lǐng)域,本文將對(duì)FPGA和單片機(jī)的技術(shù)原理進(jìn)行詳細(xì)解析,并對(duì)比它們之間的區(qū)別。
隨著人工智能/機(jī)器學(xué)習(xí)(AI/ML)和其他復(fù)雜的、以數(shù)據(jù)為中心的工作負(fù)載被廣泛部署,市場(chǎng)對(duì)高性能計(jì)算的需求持續(xù)飆升,對(duì)高性能網(wǎng)絡(luò)的需求也呈指數(shù)級(jí)增長(zhǎng)。高性能計(jì)算曾經(jīng)是超級(jí)計(jì)算機(jī)這樣一個(gè)孤立的領(lǐng)域,而現(xiàn)在從超級(jí)計(jì)算機(jī)到邊緣解決方案,在各個(gè)層面都可以看到高性能計(jì)算,隨著我們推動(dòng)更快的解決方案進(jìn)入市場(chǎng),網(wǎng)絡(luò)安全和高復(fù)雜性應(yīng)用在其中也扮演著更重要的角色。
本文中,小編將對(duì)FPGA予以介紹,如果你想對(duì)它的詳細(xì)情況有所認(rèn)識(shí),或者想要增進(jìn)對(duì)它的了解程度,不妨請(qǐng)看以下內(nèi)容哦。