Jointwave公司的發(fā)布了一系列視頻編解碼RTL IP核,已經(jīng)成功應(yīng)用于軍事工業(yè)領(lǐng)域的指揮作戰(zhàn),無人機UAV控制,航空和航天攝像機,視頻記錄黑匣子等應(yīng)用這些IP核對應(yīng)技術(shù)特性如下:第一個特性是視頻編碼器和視頻解碼器配
【導(dǎo)讀】萊迪思的FPGA產(chǎn)品為Project Ara的第一款原型機提供關(guān)鍵的互連功能,加速手機模塊的開發(fā)進程。 萊迪思半導(dǎo)體公司(NASDAQ: LSCC)今日宣布谷歌的“先進技術(shù)和項目(ATAP)”團隊已經(jīng)在雄心勃勃的 Pr
萊迪思半導(dǎo)體公司近日宣布推出ECP5™產(chǎn)品系列,面向?qū)τ跇O低成本、極低功耗、極小尺寸有著苛刻要求的小型蜂窩網(wǎng)絡(luò)、微型服務(wù)器、寬帶接入、工業(yè)視頻等大批量應(yīng)用。ECP5產(chǎn)品系列“打破陳規(guī)”,提供基于
摘要:對于視頻圖像檢測與識別的需要,提出了一種基于FPGA的視頻邊緣檢測系統(tǒng)設(shè)計方案,并完成系統(tǒng)的硬件設(shè)計。通過FPGA控制攝像頭進行視頻采集,雙端口SDRAM對圖像數(shù)據(jù)進行緩存,F(xiàn)PGA再對數(shù)據(jù)進行實時處理。實際采用
萊迪思(Lattice)發(fā)表ECP5產(chǎn)品系列,提供工程師以SERDES為基礎(chǔ)的解決方案,可快速增加功能與特色,搭配特殊應(yīng)用積體電路(ASIC)或特定應(yīng)用標(biāo)準(zhǔn)產(chǎn)品(ASSP),不僅降低開發(fā)風(fēng)險,同時加快上市時程,適用于小型基地臺、微型
現(xiàn)場可編程閘陣列(FPGA)將大啖機器手臂馬達控制商機。FPGA業(yè)者正積極挾高效能、高靈活性與擴展性的產(chǎn)品優(yōu)勢,搶攻機器手臂多軸化引發(fā)的馬達控制商機,助力機器手臂達到完全擬人的效果,并降低生產(chǎn)成本及提高作業(yè)效率
摘要:在飛行模擬器的設(shè)計中,為了使數(shù)據(jù)能夠快速有效地在飛行模擬器的各個模塊之間進行高速傳遞,提出了一種使用FPGA作為CAN總線節(jié)點結(jié)構(gòu)中的核心處理器的設(shè)計方法,并完成了飛行模擬器通信接口的軟硬件設(shè)計。采用V
[導(dǎo)讀] 萊迪思半導(dǎo)體公司(NASDAQ: LSCC)今日宣布推出ECP5?產(chǎn)品系列,面向?qū)τ跇O低成本、極低功耗、極小尺寸有著苛刻要求的小型蜂窩網(wǎng)絡(luò)、微型服務(wù)器、寬帶接入、工業(yè)視頻等大批量應(yīng)用。 關(guān)鍵詞
醫(yī)療和儀器設(shè)備(如便攜式超聲設(shè)備和手持式儀器)的趨勢也是尺寸越來越小,要求在更小的面積上以更有效的方式為FPGA、處理器和存儲器供電。典型的FPGA和存儲器設(shè)計需要密度非
摘要:給出了一種基于FPGA的多波束成像聲納整機的硬件電路設(shè)計方案,介紹了該方案中各分系統(tǒng)的具體電路實現(xiàn),以Xilinx公司的FPGA芯片作為核心器件,根據(jù)干端PC下發(fā)的控制指令實現(xiàn)對180個基元的發(fā)射接收電路的控制,完
在目前FPGA市場上一片先進制程掛帥,Xilinx的28奈米制程與Altera的14奈米制程晶片早已殺得難分難解。在這樣的潛規(guī)則下,萊迪思半導(dǎo)體(Lattice)選擇走出一條不一樣的路,不參與這場先進制程的混戰(zhàn),反倒是藉由40奈米
Altera公司宣布開始提供新款電源轉(zhuǎn)換解決方案,方便了電路板開發(fā)人員設(shè)計負載點電源方案,以最低的系統(tǒng)功耗實現(xiàn)FPGA最佳性能。新款電源轉(zhuǎn)換解決方案包括單片40A驅(qū)動器和同步MOSFET電源,經(jīng)過優(yōu)化,可以滿足Altera高性
21ic訊 Altera公司今天宣布開始提供新款電源轉(zhuǎn)換解決方案,方便了電路板開發(fā)人員設(shè)計負載點電源方案,以最低的系統(tǒng)功耗實現(xiàn)FPGA最佳性能。新款電源轉(zhuǎn)換解決方案包括單片40A
搶答器在各類競賽中的必備設(shè)備,有單路輸入的,也有組輸入方式,本設(shè)計以FPGA 為基礎(chǔ)設(shè)計了有三組輸入(每組三人),具有搶答計時控制,能夠?qū)Ω鲹尨鹦〗M成績進行相應(yīng)加減操作的通用型搶答器;現(xiàn)行的搶答器中主要有兩種
引 言AD1836是ADI公司新推出的一款高性能的單片聲碼器,適用于數(shù)字音頻系統(tǒng)。它采用5V供電,數(shù)字接口輸入輸出電平為LVTTL電平,可以直接和一般的FPGA連接。AD1836集成了3路立體的D/A和兩路立體的A/D,參考電壓為2.25
這里我談?wù)勎业囊恍┙?jīng)驗和大家分享,希望能對IC設(shè)計的新手有一定的幫助,能使得他們能少走一些彎路!在IC工業(yè)中有許多不同的領(lǐng)域,IC設(shè)計者的特征也會有些不同。在A領(lǐng)域的一個好的IC設(shè)計者也許會花很長時間去熟悉B領(lǐng)域
引言多節(jié)點系統(tǒng),在目前的很多電子系統(tǒng)應(yīng)用場合都可以看到。這種多節(jié)點系統(tǒng)由于具有結(jié)構(gòu)可擴展性、功能配置的靈活性以及便于查找故障節(jié)點等良好的可維護性得到了越來越廣泛的應(yīng)用。通常,多節(jié)點系統(tǒng)各個節(jié)點的主要硬
液晶顯示器由于具有低壓、微功耗、顯示信息量大、體積小等特點,在移動通信終端、便攜計算機、GPS衛(wèi)星定位系統(tǒng)等領(lǐng)域有廣泛用途,成為使用量最大的顯示器件。液晶顯示控制器作為液晶驅(qū)動電路的核心部件通常由集成電路
直接數(shù)字頻率合成技術(shù)(DDS)作為第三代頻率合成技術(shù),廣泛應(yīng)用于儀器儀表、通信、雷達等領(lǐng)域?;贒DS技術(shù)設(shè)計的頻率合成器輸出方波時,存在明顯的重影現(xiàn)象,這直接影響了方波的質(zhì)量。對方波重影出現(xiàn)的原因進行了分析,并提出一種適用于FPGA的改進算法,較好地弱化了方波重影。
摘要:設(shè)計了一種可進行實時視頻采集、壓縮和傳輸?shù)囊曨l采集處理系統(tǒng)。該系統(tǒng)充分結(jié)合FPGA和ARM的硬件優(yōu)勢,實現(xiàn)了設(shè)備接口和視頻信號處理的全數(shù)字化,易與信號處理新技術(shù)相結(jié)合,系統(tǒng)結(jié)構(gòu)緊湊,體積小巧、響應(yīng)快速;