摘要:本實訓平臺著眼于提升高職層次學生的職業(yè)能力,圍繞典型的數(shù)字通信系統(tǒng)模型,設(shè)計了擴展性強、可測性好的FPGA核心板,并開發(fā)了多個配套的功能模塊。憑借著FPGA強大的硬件可編程能力,創(chuàng)設(shè)了分層遞進的實驗?zāi)J?/p>
摘要:以24位工業(yè)模數(shù)轉(zhuǎn)換器AD51278為核心,設(shè)計了一個高精度微應(yīng)變信號采集系統(tǒng),給出對應(yīng)的前端調(diào)理電路和數(shù)字采集模塊等。模擬測試結(jié)果顯示,該系統(tǒng)方案可行,可有效采集微應(yīng)變信號,已成功應(yīng)用于橋梁振動檢測等產(chǎn)
21ic訊 美高森美公司(Microsemi Corporation) 宣布為其主流SERDES-based SmartFusion®2 系統(tǒng)級芯片(SoC) FPGA和IGLOO®2 FPGA器件提供全新小尺寸解決方案。這兩款FPGA器件采用非易失性Flash技術(shù),可省去外部
本文首先介紹了各種分頻器的實現(xiàn)原理,并在FPGA開發(fā)平臺上通過VHDL文本輸入和原理圖輸入相結(jié)合的方式,編程給出了仿真結(jié)果。最后通過對各種分頻的分析,利用層次化設(shè)計思想,綜合設(shè)計出了一種基于FPGA的通用數(shù)控分頻器,通過對可控端口的調(diào)節(jié)就能夠?qū)崿F(xiàn)不同倍數(shù)及占空比的分頻器。
摘要 利用FPGA IP核設(shè)計了一種快速、高效的傅里葉變換系統(tǒng)。針對非整數(shù)倍信號周期截斷所導致的頻譜泄露問題,提出了一種通過時輸入信號加窗處理來抑制頻譜泄露的方法。利用Modelsim和Matlab對設(shè)計方案進行了仿真,同
摘要 數(shù)字復分接技術(shù)是數(shù)字通信網(wǎng)中的一項重要技術(shù),能將若干路低速信號合并為一路高速信號,以提高帶寬利用率和數(shù)據(jù)傳輸效率。文中在介紹數(shù)字復接系統(tǒng)的基礎(chǔ)上,采用VHDL對數(shù)字復分接系統(tǒng)進行建模設(shè)計和實現(xiàn)。并利
本文提出了一種基于FPGA和USB接口的驗光儀控制系統(tǒng)設(shè)計方案,該方案中的全自動電腦驗光的接口設(shè)計是在原先驗光儀的基礎(chǔ)進行了改進,設(shè)計了基于FPGA的全自動電腦控制系統(tǒng),并采用了先進的USB技術(shù)連接設(shè)備與電腦,提高了數(shù)據(jù)傳輸速率,增加了定位精度,并且縮短了驗光過程的時間。
Altera公司2月8號宣布,其創(chuàng)新的FPGA和SoC技術(shù)在DesignCon 2014上贏得了兩項設(shè)計創(chuàng)意獎。Altera的下一代14 nm Stratix 10 FPGA和SoC贏得了最佳半導體和IP獎,ARM® Development Studio 5 (DS-5™) Altera版工
為了研究數(shù)字化γ能譜儀,本文提出一種基于FPGA的數(shù)字核脈沖分析器硬件設(shè)計方案,該方案采用現(xiàn)場可編程邏輯部件(FPGA),完成數(shù)字多道脈沖幅度分析儀的硬件設(shè)計。用QuartusⅡ軟件在FPGA平臺上完成了數(shù)字核脈沖的幅度提取并生成能譜。
本文針對無人飛行器高空飛行時機翼前緣等關(guān)鍵部位出現(xiàn)的結(jié)冰問題,提出了一種基于FPGA的無人飛行器溫度巡檢裝置的設(shè)計方案,方案利用FPGA并結(jié)合鉑電阻傳感器PT100實現(xiàn)對無人機各部分尤其是機翼前緣等關(guān)鍵部位的溫度巡檢,開發(fā)了基于VHDL語言的軟件系統(tǒng),當出現(xiàn)結(jié)冰現(xiàn)象時采用加熱方式主動融冰。實測結(jié)果表明本方案所設(shè)計的無人飛行器溫度巡檢裝置檢測速度快,精度高,控溫準確,有效解決了無人飛行器高空飛行時的結(jié)冰問題。
21ic訊 Altera公司宣布,其創(chuàng)新的FPGA和SoC技術(shù)在DesignCon 2014上贏得了兩項設(shè)計創(chuàng)意獎。Altera的下一代14 nm Stratix 10 FPGA和SoC贏得了最佳半導體和IP獎,ARM® Development Studio 5 (DS-5™) Altera
本文提出了基于FPGA的IIR數(shù)字濾波器的設(shè)計方案。首先,用雙線性變換法設(shè)計出巴特沃茲數(shù)字帶通濾波器的相關(guān)參數(shù);其次,利用Matlab軟件對所設(shè)計的濾波器進行了仿真分析;最后,利用Quartus II軟件進行了模塊設(shè)計和功能仿真。實驗結(jié)果證明了本方案的可行性。
FPGA在先進工藝路上的狂飚猛進帶來了如影隨形的挑戰(zhàn):一方面,進入20nm和14nm階段后,不光是FPGA復雜度提升,對其外圍的電源管理等芯片也提出了“與時俱進”的要求。另一方面,隨著SoC FPGA和3D IC技術(shù)的發(fā)展,F(xiàn)PGA不
IEEE1394是最初由Apple公司提出的高速串行總線,1995年IEEE(電氣和電子工程師協(xié)會)將其認可為IEEE1394-1995規(guī)范[1]。但是在IEEE1394-1995中存在一些模糊定義[2],為了解決這
目前,顯示屏按數(shù)據(jù)的傳輸方式主要有兩類:一類是采用與計算機顯示同一內(nèi)容的實時視頻屏;另一類為通過 USB、以太網(wǎng)等通信手段把顯示內(nèi)容發(fā)給顯示屏的獨立視頻源顯示屏,若采
摘要:在雷達信號處理、數(shù)字圖像處理等領(lǐng)域中,信號處理的實時性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢及DSP芯片在復雜算法處理上的優(yōu)勢,DSP+FPGA的實時信號處理系統(tǒng)的應(yīng)用越來越廣泛。ADI公司的
目前,汽車中使用的復雜電子系統(tǒng)越來越多,而汽車系統(tǒng)的任何故障都會置乘客于險境,這就要求設(shè)計出具有“高度可靠性”的系統(tǒng)。同時,由于FPGA能夠集成和實現(xiàn)復雜的功能,因而系統(tǒng)設(shè)計人員往往傾向于在這些
摘要:采用以FPGA作為核心處理器,實現(xiàn)了對多路DVI視頻冗余信號的解碼、編碼、實時處理以及輸出顯示,并且信號通道增加冗余設(shè)計,因而加強了系統(tǒng)的穩(wěn)定性和可靠性。電路設(shè)計簡潔,具有較強的靈活性和擴展性。通過實
摘要:基于NI公司的智能FPGA板卡以及圖形化編程軟件LabVIEW設(shè)計并實現(xiàn)了一種通用數(shù)據(jù)采集系統(tǒng)。該系統(tǒng)與傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)相比結(jié)構(gòu)簡單、開發(fā)周期短、可靠性高、實時性好,并且對于不同應(yīng)用場合,在FPGA邏輯單元足
可編程邏輯元件(FPGA)大廠賽靈思昨(29)日宣布,旗下首款20納米FPGA系列產(chǎn)品,已在臺積電(2330)投片量產(chǎn),并由臺積電獨享代工大單。 據(jù)了解,除賽靈思在臺積電的20納米投片外,包括蘋果新世代處理器、輝達(