卷積碼在現(xiàn)代無線通信系統(tǒng)中應(yīng)用十分廣泛,Viterbi譯碼是最常用的一種對(duì)卷積碼的譯碼算法。介紹了卷積編碼及Viterbi串行解碼的原理及其FPGA的實(shí)現(xiàn)。在保證系統(tǒng)性能的前提下討論了分幀式編解碼在實(shí)際系統(tǒng)中的應(yīng)用。
【導(dǎo)讀】萊迪思半導(dǎo)體公司產(chǎn)品和企業(yè)市場(chǎng)營(yíng)銷高級(jí)總監(jiān)Brent Przybus指出,萊迪思能為這些需求提供獨(dú)一無二的解決方案。由于擁有極小尺寸的FPGA產(chǎn)品,我們?cè)谌碌目臻g與功耗和成本受到同樣重視的應(yīng)用領(lǐng)域中找到了自己
對(duì)于京微雅格而言,2013年注定是不平凡一年。期間京微雅格研發(fā)了具有創(chuàng)新意義的新一代器件-華山系列。從器件的定義來看,你會(huì)發(fā)現(xiàn)京微雅格在系統(tǒng)融合領(lǐng)域作出了有益的探索,從嵌入革新的MCU核到全新研發(fā)的可編程邏輯
基于NI公司的智能FPGA板卡以及圖形化編程軟件LabVIEW,本文提出了一種通用數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方案。該方案中所設(shè)計(jì)的系統(tǒng)與傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)相比結(jié)構(gòu)簡(jiǎn)單、開發(fā)周期短、可靠性高、實(shí)時(shí)性好,并且對(duì)于不同應(yīng)用場(chǎng)合,在FPGA邏輯單元足夠多的情況下可以很簡(jiǎn)便地依據(jù)實(shí)際情況對(duì)其做相應(yīng)調(diào)整,具有較強(qiáng)的通用性。
摘要 介紹了一種基于DSP+FPGA的平臺(tái),主要利用ADS8517AD轉(zhuǎn)換芯片構(gòu)成的具有32路單端通道或16路差分通道的信號(hào)采集存儲(chǔ)系統(tǒng),該系統(tǒng)通道可以選擇切換,且采樣率也可以改變,具有較強(qiáng)的靈活性。 關(guān)鍵詞 DSP;FPGA;AD
摘要 FIR濾波器的設(shè)計(jì)分為濾波器系數(shù)計(jì)算和濾波器結(jié)構(gòu)的具體兩個(gè)部分。為說明使用FPGA實(shí)現(xiàn)FIR的靈活性,文中列舉了一個(gè)多階串行FIR濾波器實(shí)例,并給出主要的源代碼和相關(guān)模塊的時(shí)序和功能說明,最后使用Matlab和Quar
隨著控制技術(shù)以及步進(jìn)電機(jī)(Stepper Motor)的發(fā)展,現(xiàn)代工業(yè)的許多領(lǐng)域?qū)Σ竭M(jìn)電機(jī)的需求也越來越大。但是傳統(tǒng)的步進(jìn)電機(jī)控制系統(tǒng)多以單片機(jī)等微處理器為基礎(chǔ),往往具有控制電路體積大、控制效率低、穩(wěn)定性差等缺點(diǎn)。鑒于此,本文提出了一種基于FPGA的步進(jìn)電機(jī)控制系統(tǒng)的設(shè)計(jì)方案。方案利用FPGA控制速度快、可靠性強(qiáng)等特點(diǎn),利用等步距細(xì)分原理和PWM控制技術(shù),設(shè)計(jì)出了高靈活性、可人機(jī)交互、分辨率高的步進(jìn)電機(jī)控制系統(tǒng)。仿真和實(shí)驗(yàn)證明,該控制系統(tǒng)高效可靠。
【導(dǎo)讀】近幾年,搭乘新興市場(chǎng)(智能工業(yè)、物聯(lián)網(wǎng)等)和先進(jìn)半導(dǎo)體技術(shù)快速發(fā)展先機(jī),F(xiàn)PGA憑借其性能優(yōu)勢(shì)不斷入侵并蠶食著DSP市場(chǎng),以Altera和Xilinx主導(dǎo)的PLD廠商在各領(lǐng)域攻城拔寨勢(shì)如破竹,喜訊頻傳。“FPGA將取代DS
同為聯(lián)發(fā)科封測(cè)陣營(yíng)的矽品(2325)及京元電昨(6)日公布去年12月及第4季合并營(yíng)收均優(yōu)于預(yù)期。 矽品去年12月合并營(yíng)收60.89億元,月增1.8%,年增26.5%;去年第4季合并營(yíng)收為188.44億元,季減1.3%,優(yōu)于預(yù)期;累計(jì)去
本文以FPGA作為核心處理器,提出了一種基于FPGA多路機(jī)載冗余圖像處理系統(tǒng)的設(shè)計(jì)方案,實(shí)現(xiàn)了對(duì)多路DVI視頻冗余信號(hào)的解碼、編碼、實(shí)時(shí)處理以及輸出顯示,并且信號(hào)通道增加冗余設(shè)計(jì),因而加強(qiáng)了系統(tǒng)的穩(wěn)定性和可靠性。方案中的電路設(shè)計(jì)簡(jiǎn)潔,具有較強(qiáng)的靈活性和擴(kuò)展性。通過實(shí)際測(cè)試結(jié)果表明,系統(tǒng)能夠流暢地對(duì)1 600×1 200分辨率,60 Hz刷新率,24位真彩色的高清視頻進(jìn)行實(shí)時(shí)處理,其系統(tǒng)可靠、穩(wěn)定,實(shí)用性強(qiáng)。
【導(dǎo)讀】賽靈思公司日前宣布推出其20納米 All Programmable UltraScale產(chǎn)品系列,并提供相關(guān)產(chǎn)品技術(shù)文檔和Vivado設(shè)計(jì)套件支持。12月10日晚賽靈思發(fā)布新聞,宣布20納米的UltraScale產(chǎn)品系列正式開始供貨。 賽靈
Xilinx(賽靈思)與Altera在先進(jìn)制程之間的激戰(zhàn),在Xilinx宣布新一代架構(gòu)Ultrascale的FPGA產(chǎn)品以臺(tái)積電的20奈米導(dǎo)入量產(chǎn)后,其戰(zhàn)況開始產(chǎn)生了微妙的變化。很明顯的,扣除ARM兩邊陣營(yíng)都討好外,Altera選擇了英特爾作為
Xilinx(賽靈思)與Altera在先進(jìn)制程之間的激戰(zhàn),在Xilinx宣布新一代架構(gòu)Ultrascale的FPGA產(chǎn)品以臺(tái)積電的20奈米導(dǎo)入量產(chǎn)后,其戰(zhàn)況開始產(chǎn)生了微妙的變化。很明顯的,扣除ARM兩邊陣營(yíng)都討好外,Altera選擇了英特爾作為代
FPGA由6部分組成,分別為可編程輸入/輸出單元、基本可編程邏輯單元、嵌入式塊RAM、豐富的布線資源、底層嵌入功能單元和內(nèi)嵌專用硬核等。每個(gè)單元簡(jiǎn)介如下:1.可編程輸入/輸出單元(I/O單元)目前大多數(shù)FPGA的I/O單元被
FPGA從誕生時(shí)只包含64個(gè)邏輯模塊和85000個(gè)晶體管,門數(shù)量不超過1000個(gè),到如今晶體管個(gè)數(shù)超過10億個(gè),門的數(shù)量已經(jīng)達(dá)到千萬級(jí),結(jié)構(gòu)變得越來越復(fù)雜,集成融合的模塊和功能也
以All Programmable核心架構(gòu)體系和高性能密度著稱的賽靈思,再次在20nm重要節(jié)點(diǎn)發(fā)力,近日發(fā)布了完整的20nm All Programmable UltraScale產(chǎn)品系列陣容,而且已經(jīng)開始發(fā)貨其中一款器件,同時(shí)具備相關(guān)文檔、選型表以及
萊迪思半導(dǎo)體公司昨日宣布第一批256-Ball caBGA封裝的XO3-L 2200,4300和6900器件開始發(fā)貨,這是超低密度MachXO3™現(xiàn)場(chǎng)可編程門陣列(FPGA)系列中首批發(fā)貨的器件,MachXO3是世界上最小、最低的每I/O成本的可編程
國(guó)微電子軍品正式啟動(dòng)民用化項(xiàng)目進(jìn)程:國(guó)微電子核心業(yè)務(wù)為FPGA(現(xiàn)場(chǎng)可編程門陣列)等專用集成電路,主要用于航空、航天、船舶等軍用場(chǎng)景,是國(guó)內(nèi)重要的軍用產(chǎn)品提供商,目前可以實(shí)現(xiàn)600萬門級(jí)別產(chǎn)品的設(shè)計(jì)制造,為我國(guó)
美高森美公司(Microsemi Corporation) 宣布SmartFusion®2 SoC FPGA和IGLOO®2 FPGA已經(jīng)獲得PCI® Express (PCIe) 2.0端點(diǎn)(endpoint)規(guī)范認(rèn)證,并且現(xiàn)已包含在PCI SIG 整合組件廠商名單(Integrators List)中
21ic訊 美高森美公司(Microsemi Corporation) 宣布SmartFusion®2 SoC FPGA和IGLOO®2 FPGA已經(jīng)獲得PCI® Express (PCIe) 2.0端點(diǎn)(endpoint)規(guī)范認(rèn)證,并且現(xiàn)已包含在PCI SIG 整合組件廠商名單(Integrators