IO口速度測(cè)試,使用以下程序測(cè)試高電平脈寬。 while(1) { P0 = 0xf; P0 = 0x0; }同等條件下與其他MCU比較: 單片機(jī)/處理器
印象中FPGA市場(chǎng)基本是Altera和Xilinx一統(tǒng)天下,他們的明爭(zhēng)暗斗決定著FPGA的未來(lái),甚至他們各自的家族產(chǎn)品都是對(duì)著干的。Lattice、Actel、Atmel各有其小眾市場(chǎng),再有別的廠商,基本上特權(quán)同學(xué)是不太叫得上來(lái)了。國(guó)產(chǎn)
PCI Express、USB 3.0 和高速互連知識(shí)產(chǎn)權(quán)(IP)廠商PLDA 公司宣布與中國(guó)領(lǐng)先的分銷商科通集團(tuán)與上海嘉韜實(shí)業(yè)簽訂合同,兩家公司將成為PLDA 用于ASIC 和FPGA 的領(lǐng)先互連IP 產(chǎn)品的分銷商。這一宣布將確定PLDA 在支持不斷
基于FPGA的芯片設(shè)計(jì)及其應(yīng)用
在本文中,我們研究了選擇嵌入式操作系統(tǒng)的各種方案,并且針對(duì)嵌入式和實(shí)時(shí)操作系統(tǒng),討論一些選擇標(biāo)準(zhǔn),并強(qiáng)調(diào)由可編程邏輯解決方案引入的設(shè)計(jì)折衷。闡述了一個(gè)典型實(shí)例,這里我們以在萊迪思半導(dǎo)體公司的FPGA 上運(yùn)行
為FPGA軟處理器選擇操作系統(tǒng)
為FPGA軟處理器選擇操作系統(tǒng)
在信息信號(hào)處理過(guò)程中,如對(duì)信號(hào)的過(guò)濾、檢測(cè)、預(yù)測(cè)等,都要使用到濾波器,數(shù)字濾波器是數(shù)字信號(hào)處理中使用最廣泛的一種方法,常用的數(shù)字濾波器有無(wú)限長(zhǎng)單位脈沖響應(yīng)(IIR)濾波器和有限長(zhǎng)單位脈沖響應(yīng)(FIR)濾波器兩種
現(xiàn)場(chǎng)可編程門陣列(FPGA)技術(shù)因其提供的設(shè)計(jì)靈活性,已為系統(tǒng)設(shè)計(jì)人員廣泛采用。非晶硅反熔絲FPGA技術(shù)尤其有用,它可以提供一種高電路密度與低功耗,以及非易失性編程和高可靠性的組合。為了充分發(fā)揮其可靠性,FPGA廠
基于現(xiàn)場(chǎng)可編程門陣列 (FPGA) 核心的實(shí)施體現(xiàn)了先進(jìn)的現(xiàn)代航空電子設(shè)計(jì)方法。這項(xiàng)技術(shù)具有多種優(yōu)勢(shì),如廢棄組件管理、降低設(shè)計(jì)風(fēng)險(xiǎn)、提高集成度、減小體積、降低功耗和提高故障平均間隔時(shí)間(MTBF)等,吸引著用戶將原
摘 要:本文重點(diǎn)介紹基于DSP和FPGA、采用中頻數(shù)字化方法,以及QPSK擴(kuò)頻調(diào)制技術(shù)來(lái)實(shí)現(xiàn)圖像的無(wú)線傳輸。對(duì)擴(kuò)頻通信系統(tǒng)的同步問(wèn)題提出了一種實(shí)現(xiàn)方法,并給出了部分實(shí)驗(yàn)結(jié)果。 關(guān)鍵詞:圖像傳輸;擴(kuò)頻通信;同步;FP
嵌入式開發(fā)人員要使用FPGA的原因
試用手記:為國(guó)產(chǎn)FPGA正名(二,51硬核性能測(cè)試)
試用手記:為國(guó)產(chǎn)FPGA正名(一)
摘要:鑒于FPGA和DSP各自的優(yōu)勢(shì),F(xiàn)PGA+DSP信號(hào)處理架構(gòu),已成為信號(hào)處理系統(tǒng)的常用結(jié)構(gòu)。但目前此結(jié)構(gòu)處理平臺(tái)功能固定、通用性差,或?qū)ζ脚_(tái)的介紹缺乏具體實(shí)現(xiàn)。文中針對(duì)以上兩點(diǎn)提出一種通用信號(hào)處理系統(tǒng)。該系統(tǒng)不
在信息信號(hào)處理過(guò)程中,如對(duì)信號(hào)的過(guò)濾、檢測(cè)、預(yù)測(cè)等,都要使用到濾波器,數(shù)字濾波器是數(shù)字信號(hào)處理中使用最廣泛的一種方法,常用的數(shù)字濾波器有無(wú)限長(zhǎng)單位脈沖響應(yīng)(IIR)濾波器和有限長(zhǎng)單位脈沖響應(yīng)(FIR)濾波器兩種
摘 要:本文重點(diǎn)介紹基于DSP和FPGA、采用中頻數(shù)字化方法,以及QPSK擴(kuò)頻調(diào)制技術(shù)來(lái)實(shí)現(xiàn)圖像的無(wú)線傳輸。對(duì)擴(kuò)頻通信系統(tǒng)的同步問(wèn)題提出了一種實(shí)現(xiàn)方法,并給出了部分實(shí)驗(yàn)結(jié)果。 關(guān)鍵詞:圖像傳輸;擴(kuò)頻通信;同步;FP
摘要:針對(duì)目前高速電路發(fā)展帶來(lái)的信號(hào)完整性問(wèn)題,在分析信號(hào)完整性要求的基礎(chǔ)上,借助HyperLynx仿真軟件,通過(guò)器件IBIS模型,對(duì)基于EP2C8和TMS320F2812組成的系統(tǒng)進(jìn)行信號(hào)完整性分析和仿真?;诜瓷湓韥?lái)介紹減少
摘要:針對(duì)連通域標(biāo)記算法運(yùn)算量大、速度慢、硬件實(shí)現(xiàn)困難的缺點(diǎn),提出一種適于現(xiàn)場(chǎng)可編程邏輯門陣列(FPGA)實(shí)現(xiàn)的二值圖像連通域快速標(biāo)記的算法,并用VHDL硬件開發(fā)語(yǔ)言在XILINX公司的FPGA上實(shí)現(xiàn)。實(shí)驗(yàn)結(jié)果表明了該算
摘要:鑒于FPGA和DSP各自的優(yōu)勢(shì),F(xiàn)PGA+DSP信號(hào)處理架構(gòu),已成為信號(hào)處理系統(tǒng)的常用結(jié)構(gòu)。但目前此結(jié)構(gòu)處理平臺(tái)功能固定、通用性差,或?qū)ζ脚_(tái)的介紹缺乏具體實(shí)現(xiàn)。文中針對(duì)以上兩點(diǎn)提出一種通用信號(hào)處理系統(tǒng)。該系統(tǒng)不