摘要:詳細(xì)分析了SVPWM的原理,介紹一種根據(jù)負(fù)載的功率因子來(lái)決定電壓空間零矢量的分配與作用時(shí)間的SVPWM算法,使得橋臂開(kāi)關(guān)在通過(guò)其電流最大時(shí)的一段連續(xù)時(shí)間內(nèi)沒(méi)有開(kāi)關(guān)動(dòng)作。這樣在提高開(kāi)關(guān)頻率的同時(shí)減小了開(kāi)關(guān)電
摘要 給出了一種由FPGA實(shí)現(xiàn)的無(wú)線傳感器網(wǎng)絡(luò)MAC控制器的設(shè)計(jì)方法,采用自頂向下的方法設(shè)計(jì)各個(gè)模塊,并在QuartusII8.0完成了仿真,該控制器主要支持IEEE802.15.4協(xié)議。測(cè)試結(jié)果表明,該MAC控制器支持20~250 kb&mi
摘要:在SoC開(kāi)發(fā)過(guò)程中,基于FPGA的原型驗(yàn)證是一種有效的驗(yàn)證方法,它不僅能加快SoC的開(kāi)發(fā),降低SoC應(yīng)用系統(tǒng)的開(kāi)發(fā)成本,而且提高了流片的成功率。文章主要描述了基于FPGA的SoC原型驗(yàn)證的設(shè)計(jì)與實(shí)現(xiàn),針對(duì)FPGA基驗(yàn)證
摘要:使用Verilog HDL硬件描述語(yǔ)言完成了對(duì)CAN總線控制器的設(shè)計(jì),能夠?qū)崿F(xiàn)符合CAN2.0A協(xié)議的所有功能。本總線控制器的外部接口采用Altera公司開(kāi)發(fā)的Avalon總線接口,增強(qiáng)了控制器的應(yīng)用靈活性。本設(shè)計(jì)使用Modelsim
Intelligent Digital Video Surveillance Is Bounding to Mature摘要:視頻監(jiān)控技術(shù)伴隨著“平安中國(guó)”的暢想以及北京奧運(yùn)會(huì)和上海世博會(huì)等大型活動(dòng)的順利舉辦,成為近期備受關(guān)注的電子技術(shù)應(yīng)用領(lǐng)域。作為
Intelligent Digital Video Surveillance Is Bounding to Mature摘要:視頻監(jiān)控技術(shù)伴隨著“平安中國(guó)”的暢想以及北京奧運(yùn)會(huì)和上海世博會(huì)等大型活動(dòng)的順利舉辦,成為近期備受關(guān)注的電子技術(shù)應(yīng)用領(lǐng)域。作為
摘要:現(xiàn)有變電站改造成數(shù)字化變電站時(shí)需要增加過(guò)程層設(shè)備,其中對(duì)刀閘接口控制箱的動(dòng)作可靠性提出了極高的要求。提出一種基于雙FPGA實(shí)現(xiàn)多重邏輯閉鎖的刀閘接口控制箱實(shí)現(xiàn)方案。設(shè)計(jì)了FPGA電源和時(shí)鐘實(shí)現(xiàn)電路,兩塊
萊迪斯半導(dǎo)體(Lattice)今年第一季財(cái)報(bào)表現(xiàn)優(yōu)于原本預(yù)期,營(yíng)業(yè)收入8260萬(wàn)美元,季增長(zhǎng)率13%,與去年同期相較成長(zhǎng)率達(dá)17%;先前財(cái)務(wù)預(yù)測(cè)季增率僅2- 7%。 分析主要成長(zhǎng)原因,是來(lái)自于客戶(hù)對(duì)PLD新品MachXO2的良好回應(yīng)。
摘要:提出了以AVR ATmega128單片機(jī)和Altera公司的Cyclone系列EP1C3T100為核心的系統(tǒng)設(shè)計(jì)方案。分析了數(shù)字式低頻相位測(cè)量?jī)x的測(cè)量原理和測(cè)量誤差及其消除的方法。利用單片機(jī)強(qiáng)勁的運(yùn)算、控制功能和FPGA運(yùn)算速度快、資
摘要:為了克服一般車(chē)載導(dǎo)航系統(tǒng)定位不連貫的缺陷,利用NiosⅡ軟核處理器配置靈活、擴(kuò)展性強(qiáng)等特點(diǎn),結(jié)合GPS和GSM模塊,設(shè)計(jì)出了一種基于SoPC技術(shù)的雙重定位系統(tǒng)。該設(shè)計(jì)利用SoPC Builder開(kāi)發(fā)工具將NiosⅡ處理器、存
本設(shè)計(jì)中存儲(chǔ)的圖像數(shù)據(jù)所采用的像素位深為3 位,共可顯示8種顏色。在實(shí)際應(yīng)用中,可以使用更大的存儲(chǔ)器,最終實(shí)現(xiàn)256 色圖像,乃至真彩色圖像的顯示。在此設(shè)計(jì)基礎(chǔ)上,通過(guò)使用SDRAM 等外部存儲(chǔ)器,利用DMA 控制方式,并且配合Altera 的nios 嵌入式軟核CPU ,可以在SOPC 開(kāi)發(fā)平臺(tái)上最終實(shí)現(xiàn)兼容SVGA ,TVGA 標(biāo)準(zhǔn)等的更復(fù)雜顯示控制器。
21ic訊 MathWorks 日前宣布適用于 Xilinx FPGA 開(kāi)發(fā)板且新添了 FPGA 在環(huán) (FIL) 功能的 EDA Simulator Link 3.3 面市。FIL 使工程師們能夠在使用 Simulink 作為系統(tǒng)級(jí)測(cè)試臺(tái)架的同時(shí),以硬件速度驗(yàn)證其設(shè)計(jì)。EDA Sim
21ic訊 S2C日前宣布他們已經(jīng)開(kāi)發(fā)了一種原型驗(yàn)證產(chǎn)品,即TAI Verification Module(專(zhuān)利申請(qǐng)中)。它允許使用者通過(guò)一條x4 PCIe Gen2通道到連接FPGA原型中的用戶(hù)設(shè)計(jì)和用戶(hù)的電腦,使得用戶(hù)能夠使用大量數(shù)據(jù)和測(cè)試向量
FPGA廠商Xilinx于今年四月初向全球展示了采用TSMCHPL28nm工藝的可編輯處理器——Kintex-7325T,也是其新一代采用統(tǒng)一架構(gòu)的7系列處理器的第一批樣片。本刊記者也獲得了此樣片,并親眼觀看了其功耗與眼圖的測(cè)試,測(cè)試
本文提出了一種FPGA 可實(shí)現(xiàn)的跳頻MSK 信號(hào)實(shí)時(shí)截獲和識(shí)別的設(shè)計(jì)方案,經(jīng)過(guò)試驗(yàn)證明,可以對(duì)寬帶跳頻信號(hào)進(jìn)行實(shí)時(shí)的截獲,并能夠?qū)ζ渲械腗SK 目標(biāo)信號(hào)完成準(zhǔn)確識(shí)別,可應(yīng)用于針對(duì)特定目標(biāo)的通信偵察系統(tǒng),具有較高的應(yīng)用價(jià)值。
基于FPGA的GPS+GSM雙重車(chē)載定位系統(tǒng)設(shè)計(jì)
作者:Alice Sun FPGA廠商Xilinx于今年四月初向全球展示了采用TSMC HPL 28nm工藝的可編輯處理器——Kintex-7 325T,也是其新一代采用統(tǒng)一架構(gòu)的7系列處理器的第一批樣片。本刊記者也獲得了此樣片,并親眼觀看了其功
基于FPGA 的VGA 圖形控制器的實(shí)現(xiàn)方法
SpringSoft FPGA原型板因其速度快以及成本低廉的優(yōu)勢(shì),已被廣泛運(yùn)用來(lái)驗(yàn)證關(guān)鍵設(shè)計(jì)模塊或整套系統(tǒng)是否正確運(yùn)作。然而,原型板的設(shè)置不易,且缺乏信號(hào)能見(jiàn)度,因此在研發(fā)過(guò)程中,F(xiàn)PGA板配置工作經(jīng)常延誤,或局限于使用
該發(fā)送卡由DVI模塊、FPGA控制器、兩路千兆網(wǎng)輸出模塊構(gòu)成。DVl解碼芯片將解碼得到的數(shù)據(jù)和控制信號(hào)傳給FPGA控制器,F(xiàn)PGA通過(guò)內(nèi)部的RAM 進(jìn)行緩存,并做了更換時(shí)鐘域和位寬變換的操作,然后將處理后的數(shù)據(jù)通過(guò)千兆網(wǎng)輸出。