繼在40納米節(jié)點(diǎn)上落后于Altera之后,可編程邏輯器件廠商賽靈思(Xilinx)取得明顯成長(zhǎng),在28納米節(jié)點(diǎn)再度從Altera手中奪回技術(shù)領(lǐng)先地位。(相關(guān)閱讀:分析師:賽靈思可能領(lǐng)先于Altera進(jìn)入28納米節(jié)點(diǎn))該公司日前宣布
21ic訊,全球領(lǐng)先的半導(dǎo)體設(shè)計(jì)、驗(yàn)證和制造軟件及知識(shí)產(chǎn)權(quán)(IP)供應(yīng)商新思科技有限公司(Synopsys, Inc., 納斯達(dá)克股票市場(chǎng)代碼:SNPS)日前宣布推出HAPS®-600 系列,這是其HAPS系列基于現(xiàn)場(chǎng)可編程門(mén)陣列(FP
全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布,全球第一批Kintex™-7 325T 現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)開(kāi)始發(fā)貨,標(biāo)志著其7系列FPGA正式推出, 成為業(yè)界推出最快的28nm新一代可編程邏輯器件產(chǎn)品。
全球領(lǐng)先的半導(dǎo)體設(shè)計(jì)、驗(yàn)證和制造軟件及知識(shí)產(chǎn)權(quán)(IP)供應(yīng)商新思科技有限公司(Synopsys, Inc., 納斯達(dá)克股票市場(chǎng)代碼:SNPS)和可編程邏輯行業(yè)領(lǐng)導(dǎo)者Xilinx公司(納斯達(dá)克股票市場(chǎng)代碼:XLNX),日前宣布推出《基于FPGA的原型方法手冊(cè)》一書(shū)(FPMM),這是一本以FPGA為平臺(tái)進(jìn)行系統(tǒng)級(jí)芯片(SoC)開(kāi)發(fā)的實(shí)用指南。
摘要:介紹LED顯示屏的工作原理,提出大屏幕LED圖文顯示屏控制系統(tǒng)MCU+FPGA的設(shè)計(jì)方案。單片機(jī)系統(tǒng)負(fù)責(zé)接收和存儲(chǔ)上位機(jī)LED點(diǎn)陣數(shù)據(jù),F(xiàn)PGA控制器完成顯示數(shù)據(jù)的轉(zhuǎn)換、動(dòng)態(tài)掃描并驅(qū)動(dòng)大屏幕LED顯示屏。FPGA控制器由VH
摘要:介紹LED顯示屏的工作原理,提出大屏幕LED圖文顯示屏控制系統(tǒng)MCU+FPGA的設(shè)計(jì)方案。單片機(jī)系統(tǒng)負(fù)責(zé)接收和存儲(chǔ)上位機(jī)LED點(diǎn)陣數(shù)據(jù),F(xiàn)PGA控制器完成顯示數(shù)據(jù)的轉(zhuǎn)換、動(dòng)態(tài)掃描并驅(qū)動(dòng)大屏幕LED顯示屏。FPGA控制器由VH
為了滿(mǎn)足目前對(duì)數(shù)據(jù)處理速度的需求,設(shè)計(jì)了一種基于FPGA+DDS的控制系統(tǒng)。根據(jù)AD9910的特點(diǎn)設(shè)計(jì)了控制系統(tǒng)的硬件部分,詳細(xì)闡述了電源、地和濾波器的設(shè)計(jì)。設(shè)計(jì)了FPGA的軟件控制流程,給出了流程圖和關(guān)鍵部分的例程,并對(duì)DDS AD9910各個(gè)控制寄存器的設(shè)置與時(shí)序進(jìn)行詳細(xì)說(shuō)明,最后給出了實(shí)驗(yàn)結(jié)果。實(shí)驗(yàn)結(jié)果證明輸出波形質(zhì)量高、效果好。對(duì)于頻率源的設(shè)計(jì)與實(shí)現(xiàn)具有工程實(shí)踐意義。
提出一種基于FPGA的跳擴(kuò)頻信號(hào)發(fā)送系統(tǒng)設(shè)計(jì)方案,系統(tǒng)硬件以FPGA為核心,將基帶處理和中頻調(diào)制完全集成在FPGA芯片內(nèi)部,采用新型的高速DDS(Direct Digital Syntlaesis)AD9951芯片和高速數(shù)模轉(zhuǎn)換器來(lái)輔助電路完成信號(hào)的產(chǎn)生和發(fā)送。介紹了系統(tǒng)軟件控制流程,以及系統(tǒng)設(shè)計(jì)中關(guān)鍵技術(shù)的研究與實(shí)現(xiàn)。系統(tǒng)軟件利用QuanusⅡ8.0開(kāi)發(fā)平臺(tái),使用VHDL語(yǔ)言設(shè)計(jì)實(shí)現(xiàn)。借助Matlab和Multisire 10.1高頻電路仿真軟件分析和優(yōu)化系統(tǒng)。系統(tǒng)采用數(shù)字化的相對(duì)相移鍵控(DQPSK)調(diào)制,整體發(fā)送數(shù)據(jù)速率4.8 kb/s,在108~155.975 MHz范圍內(nèi)實(shí)現(xiàn)寬間隔跳頻發(fā)送數(shù)據(jù)。
針對(duì)光纖微擾動(dòng)傳感器的高速數(shù)據(jù)處理問(wèn)題,設(shè)計(jì)一種以XC4VSX25為核心,具有數(shù)據(jù)采集功能、存儲(chǔ)功能、LCD顯示功能和USB通信功能的系統(tǒng)。利用XC4VSX25帶有的XtremeDSP IP核,通過(guò)并行運(yùn)算解決高速實(shí)時(shí)數(shù)據(jù)處理問(wèn)題,并且通過(guò)Verilog HDL語(yǔ)言設(shè)計(jì)串行結(jié)構(gòu)和并行結(jié)構(gòu),并在ModelSim中對(duì)兩種結(jié)構(gòu)進(jìn)行仿真比較。結(jié)果表明,本系統(tǒng)中并型結(jié)構(gòu)的計(jì)算速度是正比于并行度的,可以提高系統(tǒng)處理速度。
摘要:文中設(shè)計(jì)的均衡濾波器充分利用FPGA內(nèi)部資源、時(shí)間換取空間的方法,在EP1C3系列的FPGA內(nèi)實(shí)現(xiàn)1 024階FIR數(shù)字均衡濾波器,并通過(guò)重載系數(shù),可實(shí)現(xiàn)多種頻率響應(yīng)的均衡特性、簡(jiǎn)易數(shù)字均衡濾波器的功能,達(dá)到了設(shè)計(jì)目
摘要: 串口傳輸常用于基于FPGA和DSP結(jié)構(gòu)的信號(hào)處理板和外部設(shè)備之間的數(shù)據(jù)交換。以GPS RTK定位應(yīng)用為基礎(chǔ),針對(duì)單個(gè)串口全雙工傳輸不足以應(yīng)對(duì)多種數(shù)據(jù)類(lèi)型同時(shí)輸入輸出的情形,設(shè)計(jì)并實(shí)現(xiàn)了一種面向多串口不同類(lèi)型
基于FPGA+DSP的多串口數(shù)據(jù)通信的實(shí)現(xiàn)
基于FPGA的IEEE-1394b雙向數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì)
基于FPGA的IEEE-1394b雙向數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì)
語(yǔ)音端點(diǎn)檢測(cè)就是從背景噪聲中找到語(yǔ)音的起點(diǎn)和終點(diǎn),其目標(biāo)是要在一段輸入信號(hào)中將語(yǔ)音信號(hào)同其他信號(hào)(如背景噪聲)分離并且準(zhǔn)確地判斷出語(yǔ)音的端點(diǎn)。研究表明,即使在安靜的環(huán)境中,一半以上的語(yǔ)音識(shí)別系統(tǒng)識(shí)別錯(cuò)誤
基于FPGA的語(yǔ)音端點(diǎn)檢測(cè)
為了滿(mǎn)足目前對(duì)數(shù)據(jù)處理速度的需求,設(shè)計(jì)了一種基于FPGA+DDS的控制系統(tǒng)。根據(jù)AD9910的特點(diǎn)設(shè)計(jì)了控制系統(tǒng)的硬件部分,詳細(xì)闡述了電源、地和濾波器的設(shè)計(jì)。設(shè)計(jì)了FPGA的軟件控制流程,給出了流程圖和關(guān)鍵部分的例程,并對(duì)DDS AD9910各個(gè)控制寄存器的設(shè)置與時(shí)序進(jìn)行詳細(xì)說(shuō)明,最后給出了實(shí)驗(yàn)結(jié)果。實(shí)驗(yàn)結(jié)果證明輸出波形質(zhì)量高、效果好。對(duì)于頻率源的設(shè)計(jì)與實(shí)現(xiàn)具有工程實(shí)踐意義。
針對(duì)光纖微擾動(dòng)傳感器的高速數(shù)據(jù)處理問(wèn)題,設(shè)計(jì)一種以XC4VSX25為核心,具有數(shù)據(jù)采集功能、存儲(chǔ)功能、LCD顯示功能和USB通信功能的系統(tǒng)。利用XC4VSX25帶有的XtremeDSP IP核,通過(guò)并行運(yùn)算解決高速實(shí)時(shí)數(shù)據(jù)處理問(wèn)題,并且通過(guò)Verilog HDL語(yǔ)言設(shè)計(jì)串行結(jié)構(gòu)和并行結(jié)構(gòu),并在ModelSim中對(duì)兩種結(jié)構(gòu)進(jìn)行仿真比較。結(jié)果表明,本系統(tǒng)中并型結(jié)構(gòu)的計(jì)算速度是正比于并行度的,可以提高系統(tǒng)處理速度。
針對(duì)光纖微擾動(dòng)傳感器的高速數(shù)據(jù)處理問(wèn)題,設(shè)計(jì)一種以XC4VSX25為核心,具有數(shù)據(jù)采集功能、存儲(chǔ)功能、LCD顯示功能和USB通信功能的系統(tǒng)。利用XC4VSX25帶有的XtremeDSP IP核,通過(guò)并行運(yùn)算解決高速實(shí)時(shí)數(shù)據(jù)處理問(wèn)題,并且通過(guò)Verilog HDL語(yǔ)言設(shè)計(jì)串行結(jié)構(gòu)和并行結(jié)構(gòu),并在ModelSim中對(duì)兩種結(jié)構(gòu)進(jìn)行仿真比較。結(jié)果表明,本系統(tǒng)中并型結(jié)構(gòu)的計(jì)算速度是正比于并行度的,可以提高系統(tǒng)處理速度。
摘要:以Xilinx的FPGA為例,介紹了FPGA開(kāi)發(fā)系統(tǒng)的電源要求和功耗,并給出了采用線性低壓降(LDO)穩(wěn)壓器,DC/DC調(diào)整器,DC/DC控制器和電源模塊等幾種電源解決方案。 關(guān)鍵詞:現(xiàn)場(chǎng)可編程門(mén)陣列;電源設(shè)計(jì);DC/DC變換器