摘 要:為了取代傳統(tǒng)利用單片機(jī)驅(qū)動微型打印機(jī),使用Alt era 公司的FPGA 芯片EP3C25Q240C8N 設(shè)計驅(qū)動打印機(jī)的硬件控制電路,并正確控制微型打印機(jī)的工作時序。軟件使用硬件描述語言VH DL 實現(xiàn)對微型打印機(jī)的時序控
在便攜式數(shù)字衛(wèi)星通信系統(tǒng)中,為了擴(kuò)大傳輸容量和提高傳輸效率,滿足同時傳輸幾種業(yè)務(wù)的需求,通常采用時分復(fù)用的方法,將若干個低速數(shù)字碼流按一定格式合并成一個高速數(shù)據(jù)碼流,以便在一條信道中傳輸,使各個業(yè)務(wù)信
市場分析師預(yù)測,全球營收排名第二大的可程序化邏輯組件供貨商Altera,有機(jī)會在2012年初取代該市場龍頭Xilinx躍上第一大供貨商位置。Raymond James & Associates分析師Hans Mosesmann指出,Altera的優(yōu)勢在于擁有針對
摘 要: 針對電視制式PAL /NTSC 信號輸出VGA 顯示格式的解決辦法,詳細(xì)講述了基于FPGA 視頻格式轉(zhuǎn)換系統(tǒng)的設(shè)計實現(xiàn)。采用Cyclone Ⅲ系列的EP3C1*84C6作為核心處理器件,實現(xiàn)了NTSC /PAL制式視頻的解碼、色空間轉(zhuǎn)換(
摘要:激光雷達(dá)的發(fā)射波及回波信號經(jīng)光電器件轉(zhuǎn)換形成的電信號具有脈寬窄,幅度低,背景噪聲大等特點,對其進(jìn)行低速數(shù)據(jù)采集存在數(shù)據(jù)精度不高等問題。同時,A/D轉(zhuǎn)換器與數(shù)字信號處理器直接連接會導(dǎo)致數(shù)據(jù)傳輸不
激光雷達(dá)的發(fā)射波及回波信號經(jīng)光電器件轉(zhuǎn)換形成的電信號具有脈寬窄,幅度低,背景噪聲大等特點,對其進(jìn)行低速數(shù)據(jù)采集存在數(shù)據(jù)精度不高等問題。同時,A/D轉(zhuǎn)換器與數(shù)字信號處理器直接連接會導(dǎo)致數(shù)據(jù)傳輸不及時,影響系統(tǒng)可靠性、實時性。針對激光雷達(dá)回?fù)苄盘?,提出基于FPGA與DSP的高速數(shù)據(jù)采集系統(tǒng),利用FPGA內(nèi)部的異步FIFO和DCM實現(xiàn)A/D轉(zhuǎn)換器與DSP的高速外部存儲接口(EMIF)之間的數(shù)據(jù)傳輸。介紹了ADC外圍電路、工作時序以及DSP的EMIF的設(shè)置參數(shù),并對異步FIFO數(shù)據(jù)讀寫進(jìn)行仿真,結(jié)合硬件結(jié)構(gòu)詳細(xì)地
SoC FPGA上的策略考慮
SoC FPGA上的策略考慮
PLD/FPGA硬件語言設(shè)計verilog HDL
研究單幀紅外圖像小目標(biāo)的檢測問題。對傳統(tǒng)基于數(shù)學(xué)形態(tài)學(xué)的Top-hat算子進(jìn)行分析和實驗,并利用一種最大類間方差方法確定分割閾值,進(jìn)行圖像分割和目標(biāo)檢測。在Matlab仿真中發(fā)現(xiàn),這種方法能夠在一定程度上提高單幀圖像目標(biāo)檢測的成功率,并且在一定程度上能夠適應(yīng)不同環(huán)境的需要,在實際應(yīng)用中具有一定的魯棒性。同時描述一種基于DSP+FPGA的紅外圖像處理系統(tǒng),該結(jié)構(gòu)在一定程度上可滿足實時性和靈活性的要求,具有很強(qiáng)的通用性和可擴(kuò)展性。介紹了該系統(tǒng)的總體結(jié)構(gòu),并且給出系統(tǒng)各部分的硬件組成,同時描述各個部分之間的數(shù)據(jù)
基于DSP+FPGA的紅外圖像小目標(biāo)檢測系統(tǒng)設(shè)計
摘 要:為了取代傳統(tǒng)利用單片機(jī)驅(qū)動微型打印機(jī),使用Alt era 公司的FPGA 芯片EP3C25Q240C8N 設(shè)計驅(qū)動打印機(jī)的硬件控制電路,并正確控制微型打印機(jī)的工作時序。軟件使用硬件描述語言VH DL 實現(xiàn)對微型打印機(jī)的時序控
在便攜式數(shù)字衛(wèi)星通信系統(tǒng)中,為了擴(kuò)大傳輸容量和提高傳輸效率,滿足同時傳輸幾種業(yè)務(wù)的需求,通常采用時分復(fù)用的方法,將若干個低速數(shù)字碼流按一定格式合并成一個高速數(shù)據(jù)碼流,以便在一條信道中傳輸,使各個業(yè)務(wù)信
全球可編程邏輯解決方案領(lǐng)先廠商賽靈思公司(NASDAQ:XLNX))今日宣布與全球半導(dǎo)體設(shè)計、驗證和制造領(lǐng)域的軟件及 IP 領(lǐng)先廠商Synopsys公司(NASDAQ:SNPS)聯(lián)手推出《 FPGA的原型開發(fā)方法手冊》(FPMM),這是一本介紹如何使用 FPGA 作為平臺進(jìn)行片上系統(tǒng)(SoC)開發(fā)的實用指南。FPMM 收錄了眾多公司的設(shè)計團(tuán)隊在設(shè)計和驗證方面的寶貴經(jīng)驗...
球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))宣布推出 ISE® 13設(shè)計套件。這款屢獲殊榮的設(shè)計工具和 IP 套件新增了許多增強(qiáng)特性,可以提高片上系統(tǒng)(SoC) 設(shè)計團(tuán)隊的生產(chǎn)力,針對 Spartan®-6、Virtex®-6 和 7 系列 FPGA 以及行業(yè)領(lǐng)先的容量高達(dá) 200 萬個邏輯單元的 Virtex-7 2000T 器件,加速實現(xiàn)真正的即插即用 IP。針對減少開發(fā)時間和成本,ISE 13設(shè)計套件引入了加速驗證、支持 IP-XACT 的即插即用 IP以及全新的Team Design Flow,讓多名工程師利用時序可重復(fù)功能同時開展工作,從而縮短設(shè)計周期。
隨著軟件無線電技術(shù)和FPGA、DSP、AD 等技術(shù)的高速發(fā)展,數(shù)字接收機(jī)的應(yīng)用日益廣泛。為了擴(kuò)大數(shù)字接收機(jī)的ADC 動態(tài)范圍,廣泛采用了自動增益控制(AGC) ,使接收機(jī)的增益隨著信號的強(qiáng)弱進(jìn)行調(diào)整,其性能的好壞直接
本文給出的視頻采集和顯示模塊在設(shè)計時,選取分辨率為768×494像素的NTSC制式, 并選用輸出像素為640×480的CCD攝像頭; FPGA選取Altera CyclONeⅡ系列Ep2c35F672c36 (內(nèi)含35000個邏輯單元); 主動串行配
關(guān)鍵字: Zynq-7000 可擴(kuò)展處理平臺 FPGA PowerPC Xilinx全球營銷高級副總裁Vin Rat
摘要:對傳統(tǒng)的數(shù)字化轉(zhuǎn)角測量方法進(jìn)行了簡要介紹,提出了一種能夠提高測角分辨率的脈沖細(xì)分技術(shù),并結(jié)合激光陀螺輸出信號對該方法進(jìn)行了誤差分析。接著利用FPGA對此項技術(shù)進(jìn)行了硬件實現(xiàn),具體描述了電路各部分的工
摘要:在火車車輪的振動式擦傷檢測系統(tǒng)中,經(jīng)常需要對振動信號進(jìn)行頻譜分析,為實現(xiàn)振動頻譜信號的及時輸出,在此根據(jù)FFT算法中的一種變形運(yùn)算流圖,提出一種基于FPGA的FFT流水線結(jié)構(gòu),總結(jié)了利用流水線結(jié)構(gòu)實現(xiàn)這種