由于半導(dǎo)體制造工藝的原因,低電壓器件的成本比傳統(tǒng)5V器件更低,性能更優(yōu)。面對(duì)低電壓芯片的廣泛使用,我們必須重新改造我們的電源系統(tǒng)。
本文介紹的基于FPGA的可重配置系統(tǒng)可以在設(shè)計(jì)后期甚至量產(chǎn)階段通過(guò)重新編程以適應(yīng)標(biāo)準(zhǔn)和協(xié)議的改變。
本文設(shè)計(jì)了一種基于FPGA的UART核,該核符合串行通信協(xié)議,具有模塊化、兼容性和可配置性,適合于SoC應(yīng)用。
根據(jù)設(shè)計(jì)要求,利用Matlab 信號(hào)處理工具箱中的濾波器,可以很方便地設(shè)計(jì)出符合應(yīng)用要求的未經(jīng)量化的IIR濾波器, 并進(jìn)一步用VHDL 語(yǔ)言加以描述, 通過(guò)編譯、功能仿真、綜合和時(shí)序仿真之后就可以在 FPGA 上實(shí)現(xiàn)了。
根據(jù)設(shè)計(jì)要求,利用Matlab 信號(hào)處理工具箱中的濾波器,可以很方便地設(shè)計(jì)出符合應(yīng)用要求的未經(jīng)量化的IIR濾波器, 并進(jìn)一步用VHDL 語(yǔ)言加以描述, 通過(guò)編譯、功能仿真、綜合和時(shí)序仿真之后就可以在 FPGA 上實(shí)現(xiàn)了。
將FPGA應(yīng)用在數(shù)字信號(hào)處理的主流技術(shù)DSP中是Altera推廣的重要應(yīng)用之一,本文依據(jù)Altera提出的基于FPGA的DSP解決方案,按照面向系統(tǒng)級(jí)和算法級(jí)的硬件設(shè)計(jì)思路
將FPGA應(yīng)用在數(shù)字信號(hào)處理的主流技術(shù)DSP中是Altera推廣的重要應(yīng)用之一,本文依據(jù)Altera提出的基于FPGA的DSP解決方案,按照面向系統(tǒng)級(jí)和算法級(jí)的硬件設(shè)計(jì)思路
基于FPGA的基音檢測(cè)算法的設(shè)計(jì)與實(shí)現(xiàn)
筆者論述了在FPGA上的MIDI音樂數(shù)字式FM合成方法,設(shè)計(jì)并驗(yàn)證了合成方案,合成音樂的表現(xiàn)力有了本質(zhì)上的改善,達(dá)到了預(yù)期的效果。
賽靈思公司( Xilinx)4月2日在北京高調(diào)宣布推出最新一款65納米工藝的 Virtex-5 FXT系列FPGA。該公司處理解決方案部營(yíng)銷副總裁Dean Westman、高性能產(chǎn)品部營(yíng)銷總監(jiān)Chuck Tralka、中國(guó)區(qū)運(yùn)營(yíng)總經(jīng)理及亞太區(qū)處理方案部
Xilinx推出最新Virtex-5 FPGA,適合高性能處理和高速串行I/O
本文討論一種新型的VLD解碼結(jié)構(gòu),它通過(guò)并行偵測(cè)多路碼字,將Buffer中的多個(gè)可變長(zhǎng)碼一次讀出,這將極大地提高VLD的吞吐量和執(zhí)行效率。然后采用FPGA對(duì)這種并行VLD算法的結(jié)構(gòu)進(jìn)行驗(yàn)證,最終得出相應(yīng)結(jié)論。
FPGA 電路電源有兩項(xiàng)需考慮的問題: FPGA 電路上電要求和電路功耗分析。這篇文章針對(duì)這兩方面的要求,討論您可能遇到的問題,以及解決方案。
Altera公司宣布,65-nm Cyclone® III FPGA系列推出新的8x8 mm2封裝(M164),為設(shè)計(jì)人員提供單位電路板上容量最大的FPGA。
Actel 公司宣布推出全新的低功耗現(xiàn)場(chǎng)可編程門陣列 (FPGA) 系列IGLOO™ PLUS,進(jìn)一步擴(kuò)展其面向具有功耗意識(shí)設(shè)計(jì)的廣泛的低功耗可編程解決方案資源。
介紹了數(shù)字音頻廣播(DAB)信道編碼的原理和關(guān)鍵技術(shù),并應(yīng)用單片F(xiàn)LEX10K100系列FPGA實(shí)現(xiàn)DAB信道編碼器。
Altera公司宣布,65-nm Cyclone® III FPGA系列推出新的8x8 mm2封裝(M164),為設(shè)計(jì)人員提供單位電路板上容量最大的FPGA。