介紹了數(shù)字音頻廣播(DAB)信道編碼的原理和關(guān)鍵技術(shù),并應(yīng)用單片F(xiàn)LEX10K100系列FPGA實(shí)現(xiàn)DAB信道編碼器。
本文選用Xilinx公司的SpananIII系列XC3S200器件,利用硬件描述語(yǔ)言Verilog設(shè)計(jì)了液晶顯示擰制器,實(shí)現(xiàn)了替代專用集成電路驅(qū)動(dòng)控制LCD的作用。
本文選用Xilinx公司的SpananIII系列XC3S200器件,利用硬件描述語(yǔ)言Verilog設(shè)計(jì)了液晶顯示擰制器,實(shí)現(xiàn)了替代專用集成電路驅(qū)動(dòng)控制LCD的作用。
本文介紹通過(guò)FPGA實(shí)現(xiàn)的步進(jìn)電機(jī)控制器。該控制器可以作為單片機(jī)或DSP的一個(gè)直接數(shù)字控制的外設(shè),只需向控制器的控制寄存器和分頻寄存器寫(xiě)入數(shù)據(jù),即町實(shí)現(xiàn)對(duì)步進(jìn)電機(jī)的控制。
本文介紹通過(guò)FPGA實(shí)現(xiàn)的步進(jìn)電機(jī)控制器。該控制器可以作為單片機(jī)或DSP的一個(gè)直接數(shù)字控制的外設(shè),只需向控制器的控制寄存器和分頻寄存器寫(xiě)入數(shù)據(jù),即町實(shí)現(xiàn)對(duì)步進(jìn)電機(jī)的控制。
本文從實(shí)際應(yīng)用的角度出發(fā),采用FPGA作為主控芯片,設(shè)計(jì)了一款數(shù)字視頻接口轉(zhuǎn)換設(shè)備,該設(shè)備針對(duì)于MT9M111這款數(shù)字圖像傳感器產(chǎn)生的ITU-R BT.656格式數(shù)據(jù)進(jìn)行采集、色彩空間變換、分辨率轉(zhuǎn)換等操作
介紹了基于Altera公司FPGA的高速DMUX(數(shù)據(jù)分路器)設(shè)計(jì)。通過(guò)與DMUX專用器件的比較,說(shuō)明了這種實(shí)現(xiàn)方式的優(yōu)勢(shì)。
本文提出了一種基于FPGA的通信系統(tǒng)基帶驗(yàn)證平臺(tái)的設(shè)計(jì)方案。該平臺(tái)采用兩片高性能三百萬(wàn)門級(jí)的FPGA器件和高速模數(shù)/數(shù)模轉(zhuǎn)換器,為通信系統(tǒng)的基帶設(shè)計(jì)提供了一個(gè)硬件實(shí)現(xiàn)和算法驗(yàn)證平臺(tái)。
本文提出了一種基于FPGA的通信系統(tǒng)基帶驗(yàn)證平臺(tái)的設(shè)計(jì)方案。該平臺(tái)采用兩片高性能三百萬(wàn)門級(jí)的FPGA器件和高速模數(shù)/數(shù)模轉(zhuǎn)換器,為通信系統(tǒng)的基帶設(shè)計(jì)提供了一個(gè)硬件實(shí)現(xiàn)和算法驗(yàn)證平臺(tái)。
本文提出了一種基于FPGA的通信系統(tǒng)基帶驗(yàn)證平臺(tái)的設(shè)計(jì)方案。該平臺(tái)采用兩片高性能三百萬(wàn)門級(jí)的FPGA器件和高速模數(shù)/數(shù)模轉(zhuǎn)換器,為通信系統(tǒng)的基帶設(shè)計(jì)提供了一個(gè)硬件實(shí)現(xiàn)和算法驗(yàn)證平臺(tái)。
本文提出了一種基于FPGA的通信系統(tǒng)基帶驗(yàn)證平臺(tái)的設(shè)計(jì)方案。該平臺(tái)采用兩片高性能三百萬(wàn)門級(jí)的FPGA器件和高速模數(shù)/數(shù)模轉(zhuǎn)換器,為通信系統(tǒng)的基帶設(shè)計(jì)提供了一個(gè)硬件實(shí)現(xiàn)和算法驗(yàn)證平臺(tái)。
設(shè)計(jì)了基于FPGA并與MCS-51單片機(jī)指令兼容的高效微處理器內(nèi)核。本內(nèi)核改進(jìn)了傳統(tǒng)MCS-51單片機(jī)的體系結(jié)構(gòu),使每個(gè)機(jī)器周期只需一個(gè)時(shí)鐘周期,提高了指令的執(zhí)行效率。
Actel公司宣布其屢獲殊榮的IGLOO和成功的ProASIC3系列現(xiàn)場(chǎng)可編程門陣列(FPGA) 增添兩個(gè)新成員,能夠滿足可編程解決方案的設(shè)計(jì)對(duì)功耗和成本預(yù)算不斷緊縮的要求,而新器件的價(jià)格僅由0.99美元起。
本文根據(jù)十接口千兆以太網(wǎng)線路接口卡設(shè)計(jì)的功能需求和性能需求,按照數(shù)據(jù)處理流程劃分功能模塊,以PM3388作為鏈路層處理芯片和兩片高性能FPGA作為鏈路層處理芯片完成了系統(tǒng)設(shè)計(jì),并給出了具體實(shí)現(xiàn)方案。
本文根據(jù)十接口千兆以太網(wǎng)線路接口卡設(shè)計(jì)的功能需求和性能需求,按照數(shù)據(jù)處理流程劃分功能模塊,以PM3388作為鏈路層處理芯片和兩片高性能FPGA作為鏈路層處理芯片完成了系統(tǒng)設(shè)計(jì),并給出了具體實(shí)現(xiàn)方案。
本文介紹采用高速A/D、基于FPGA和DSP的電火工品發(fā)火實(shí)時(shí)檢測(cè)系統(tǒng)的組成及工作原理,并具體講述此系統(tǒng)的硬件組成及軟件設(shè)計(jì)。
ADS8344是TI公司生產(chǎn)的8通道、16住、高精度、低功耗A/D轉(zhuǎn)換芯片。本文介紹了ADS8344的主要特點(diǎn),并給出以其和FPGA為基礎(chǔ)的數(shù)據(jù)采集系統(tǒng),以及硬件電路和相應(yīng)的硬件描述語(yǔ)言設(shè)計(jì)方法。
Altera公司宣布開(kāi)始提供業(yè)界容量最大的FPGA。Altera 65-nm Stratix® III系列的型號(hào)之一EP3SL340具有業(yè)界最大的340K邏輯單元(LE)容量,支持DDR3存儲(chǔ)器,接口速率超過(guò)1067 Mbps,功耗在所有的大容量、高性能邏輯器件(PLD)中是最低的。