本文利用FPGA實(shí)現(xiàn)了基于RU算法的編碼器設(shè)計(jì)實(shí)現(xiàn)。在Quartus II軟件環(huán)境下對LDPC編碼器進(jìn)行仿真,使用Stratix系列EP1s25F672I7芯片,對碼長為504的碼字進(jìn)行編碼。
本文首先設(shè)計(jì)出符合星地鏈路實(shí)際情況的仿真模型,在確定誤碼結(jié)果統(tǒng)計(jì)方法的基礎(chǔ)上,提出了一種能夠模擬衛(wèi)星軌道星地鏈路特性的信道模擬系統(tǒng)的硬件實(shí)現(xiàn)方法。
文中提出了一種DS/CDMA擴(kuò)頻調(diào)制和解擴(kuò)解調(diào)系統(tǒng)模型,分析了該模型的擴(kuò)頻調(diào)制原理和解擴(kuò)解調(diào)原理,跟著設(shè)計(jì)了用于實(shí)現(xiàn)解擴(kuò)解調(diào)模塊的射頻電路和數(shù)字基帶處理電路框圖,分析了它們的組成及工作過程
NI正式推出專用于測試、控制和嵌入式系統(tǒng)開發(fā)的LabVIEW圖形化系統(tǒng)設(shè)計(jì)平臺的最新版本——LabVIEW 8.5。
采用FPGA現(xiàn)場可編程器件實(shí)現(xiàn)VRLA蓄電池測試系統(tǒng)的復(fù)雜數(shù)據(jù)采集電路、USB數(shù)據(jù)通信接口、寄存器電路、越限報(bào)警電路等關(guān)鍵模塊的設(shè)計(jì)
任何一個(gè)從事后看來很成功的新事物從誕生到發(fā)展壯大都不可避免地經(jīng)歷過艱難的歷程并可能成為被研究的案例,F(xiàn)PGA也不例外。1985年,當(dāng)全球首款FPGA產(chǎn)品——XC2064誕生時(shí),注定要使用大量芯片的PC機(jī)剛剛走出硅谷的
為了提高算法效率,實(shí)時(shí)處理圖像信息,本處理系統(tǒng)是基于DSP+FPGA混用結(jié)構(gòu)設(shè)計(jì)的。
隨著芯片規(guī)模的越來越大、資源的越來越豐富, 芯片的設(shè)計(jì)復(fù)雜度也大大增加。事實(shí)上, 在芯片設(shè)計(jì)完成后, 有時(shí)還需要根據(jù)情況改變一些控制, 這在使用過程中會(huì)經(jīng)常遇到。
為了提高算法效率,實(shí)時(shí)處理圖像信息,本處理系統(tǒng)是基于DSP+FPGA混用結(jié)構(gòu)設(shè)計(jì)的。
本文以UART為重點(diǎn)討論了FP-GA與上位機(jī)串行通信的實(shí)現(xiàn)方法。采用高級語言VB實(shí)現(xiàn)了上位機(jī)與FPGA的通信。
從CPU的總體結(jié)構(gòu)到局部功能的實(shí)現(xiàn)采用了自頂向下的設(shè)計(jì)方法和模塊化的設(shè)計(jì)思想,利用Xilinx公司的Spartan II系列FPGA,設(shè)計(jì)實(shí)現(xiàn)了八位CPU軟核
通過模糊自整定PID控制器的設(shè)計(jì),本文提出了一種基于VHDL描述、DSP Builder和Modelsim混合仿真、FPGA實(shí)現(xiàn)的智能控制器設(shè)計(jì)及測試新方法。
基于MAX1951的諸多特點(diǎn),本文給出了采用該器件為Stratix II FPGA系統(tǒng)供電以降低其功耗的設(shè)計(jì)方案。