本文介紹了高速磁浮列車中測速定位單元與車載設備之間的通信要求,并以此為基礎提出了一種基于RS485物理層同步通信的實現(xiàn)方法。
日前,艾睿電子(Arrow)和IBM全球工程解決方案部表示將進一步加強合作,結(jié)合IBM的代工服務與艾睿定制芯片設計和物流操作。 艾睿全球元器件業(yè)務部總裁Michael Long說,與IBM的進一步合作將擴充艾睿的產(chǎn)品系列,增加重
本系統(tǒng)采用ARM+FPGA的架構(gòu),充分利用了ARM的超強處理能力和豐富的接口,實現(xiàn)真正的網(wǎng)絡遠程操作,因此不僅可以作為一般的LED顯示屏控制器,更可以將各顯示節(jié)點組成大型的戶外廣告?zhèn)髅骄W(wǎng)絡。
基于ARM和FPGA的全彩獨立視頻LED系統(tǒng)
本文介紹了高速磁浮列車中測速定位單元與車載設備之間的通信要求,并以此為基礎提出了一種基于RS485物理層同步通信的實現(xiàn)方法。
數(shù)字調(diào)制解調(diào)技術(shù)在數(shù)字通信中占有非常重要的地位,數(shù)字通信技術(shù)與FPGA的結(jié)合是現(xiàn)代通信系統(tǒng)發(fā)展的一個必然趨勢。文中介紹了MFSK調(diào)制解調(diào)的原理,并基于FPGA實現(xiàn)了MFSK調(diào)制電路,仿真結(jié)果表明了該設計的正確性。
針對高速圖像目標實時識別和跟蹤任務,需要利用系統(tǒng)中有限的硬件資源實現(xiàn)高速、準確的二值圖像連通域標記,提出了一種適合FPGA實現(xiàn)的二值圖像連通域標記快速算法。
針對高速圖像目標實時識別和跟蹤任務,需要利用系統(tǒng)中有限的硬件資源實現(xiàn)高速、準確的二值圖像連通域標記,提出了一種適合FPGA實現(xiàn)的二值圖像連通域標記快速算法。
Actel公司宣布其低功耗ProASIC3現(xiàn)場可編程門陣列 (FPGA) 系列已獲得AEC-Q100 Grade 2 和 Grade 1標準認證,即通過了一系列專為確保汽車應用中半導體器件的質(zhì)量、可靠性和耐久性的臨界壓力測試,成功地為汽車制造商提供了可替代昂貴、復雜的ASIC技術(shù)的靈活、可靠的解決方案。
Altera公司宣布開始發(fā)售65-nm Stratix® III FPGA系列的首個型號產(chǎn)品EP3SL150。
Altera公司宣布開始發(fā)售65-nm Stratix® III FPGA系列的首個型號產(chǎn)品EP3SL150。
應用MCU+FPGA的設計,軟件和外設硬件都可以在FPGA中變化,整個系統(tǒng)相當于一個很容易進行升級的軟件,改變硬件就像改變軟件一樣簡單。
利用Verilog HDL 硬件描述語言自頂向下的設計方法和QuartusⅡ 軟件,在復雜的可編程邏輯器件(FPGA, Field Programmable Gate Array)中實現(xiàn)了發(fā)電機組頻率測量計的設
應用MCU+FPGA的設計,軟件和外設硬件都可以在FPGA中變化,整個系統(tǒng)相當于一個很容易進行升級的軟件,改變硬件就像改變軟件一樣簡單。
利用Verilog HDL 硬件描述語言自頂向下的設計方法和QuartusⅡ 軟件,在復雜的可編程邏輯器件(FPGA, Field Programmable Gate Array)中實現(xiàn)了發(fā)電機組頻率測量計的設