Altera公司日前宣布,Altera在今年九月成為首家外資公司與西藏大學(xué)共同成立一個 FPGA實驗室。西藏大學(xué)位于西藏拉薩,有超過12,000名學(xué)生,是一所享有盛名的學(xué)府,并且是西藏地區(qū)唯一被國家列入211項目名單之內(nèi)的高等
繼賽靈思今年年初發(fā)布了與ARM的合作計劃之后,Altera近日發(fā)布了與ARM、英特爾等的合作計劃,Actel則被模擬/混合信號公司Microsemi收購,這一系列事件都預(yù)示著在微控制器、模擬IC和FPGA領(lǐng)域正出現(xiàn)一些多層次的整合趨勢
MIMO技術(shù)、多載波技術(shù)與鏈路自適應(yīng)技術(shù)是未來移動通信系統(tǒng)最值得關(guān)注的幾種物理層技術(shù)。MIMO技術(shù)在提高系統(tǒng)頻譜利用率方面性能卓越,多載波CDMA技術(shù)則能有效地對抗頻率選擇性衰落,將MIMO技術(shù)與MC-CDMA方案相結(jié)合,構(gòu)成空域復(fù)用MC-CDMA系統(tǒng),將在很大程度上提高系統(tǒng)的性能和容量,更有效地提高信息傳輸速率,完成基于FPGA的空域復(fù)用 MIMO MC一CDMA系統(tǒng)的基帶信號處理平臺的設(shè)計與實現(xiàn)的任務(wù)[1]。本文采用硬件仿真模型模擬MIMO信道的方法,實現(xiàn)了對系統(tǒng)的聯(lián)合調(diào)試與功能驗證,與軟件仿真結(jié)果進行比較,性能良好。
基于FPGA芯片EP2CQ208C設(shè)計了一種低成本、高性能的LED大屏幕控制系統(tǒng)。結(jié)合現(xiàn)有系統(tǒng)特點,對SDRAM乒乓式數(shù)據(jù)緩存提出了改進,同時提出了反γ校正與灰度級調(diào)節(jié)、顏色調(diào)節(jié)等在FPGA中的實現(xiàn)。
摘 要: 基于FPGA芯片Stratix II EP2S60F672C4設(shè)計了一個適用于寬帶數(shù)字接收機的帶寬可變的數(shù)字下變頻器(VB-DDC)。該VB-DDC結(jié)合傳統(tǒng)數(shù)字下變頻結(jié)構(gòu)與多相濾波結(jié)構(gòu)的優(yōu)點,實現(xiàn)了對輸入中頻信號的高效高速處理,同
如今的產(chǎn)品生命周期可能短至六個月,因此在這種情況下要想取得定制ASIC的低成本、低功耗和高性能優(yōu)勢幾乎是不可能的。定制ASIC的設(shè)計周期通常要一年左右,這通常要比終端產(chǎn)品的生命周期還要長。另外,標準單元ASIC還
“集成電路芯片上所集成的電路的數(shù)目,每隔18個月就翻一番。微處理器的性能每隔18個月提高一倍,而價格下降一半。”這就是揭示了信息技術(shù)進步速度的著名的摩爾定律。一直以來,F(xiàn)PGA 的所有工藝節(jié)點都遵循摩
10月, Xilinx宣布推出業(yè)界首項堆疊硅片互聯(lián)技術(shù),即通過在單個封裝中集成多個 FPGA 芯片,提升容量和帶寬,同時降低功耗,以滿足那些需要高密度晶體管和邏輯,以及需要極大的處理能力和帶寬性能的市場應(yīng)用。此次在T
基于FPGA芯片EP2CQ208C設(shè)計了一種低成本、高性能的LED大屏幕控制系統(tǒng)。結(jié)合現(xiàn)有系統(tǒng)特點,對SDRAM乒乓式數(shù)據(jù)緩存提出了改進,同時提出了反γ校正與灰度級調(diào)節(jié)、顏色調(diào)節(jié)等在FPGA中的實現(xiàn)。
FPGA與MCU/模擬技術(shù)整合提速
可程序邏輯門陣列(FPGA)雙雄賽靈思(Xilinx)、Altera陸續(xù)召開法說會,雖然第3季營收及獲利均大幅成長,第4季仍有成長空間,但是FPGA芯片交期(lead time)大幅縮短,除了顯示市場庫存水位上升,亦再度證明了半導(dǎo)體
無線收發(fā)模塊是RFID無線通信系統(tǒng)的關(guān)鍵。研究并實現(xiàn)了基于FPGA的RFID無線通信系統(tǒng),該系統(tǒng)采用NRF905和XC2V1000芯片分別作為RFID無線收發(fā)模塊和FPGA控制模塊。利用基于Wishbone總線控制的SPI控制模塊完成了XC2V1000和NRF905之間的SPI總線模式通信設(shè)計。由于采用了參數(shù)化設(shè)計,提高了其通用性和靈活性。設(shè)計通過了前仿真與布局后仿真,并在板級驗證中實現(xiàn)了系統(tǒng)100 m距離通信。
日前,賽靈思公司 (Xilinx, Inc.)宣布推出業(yè)界首項堆疊硅片互聯(lián)技術(shù),即通過在單個封裝中集成多個 FPGA 芯片,實現(xiàn)突破性的容量、帶寬和功耗優(yōu)勢,以滿足那些需要高密度晶體管和邏輯,以及需要極大的處理能力和帶寬
26年前賽靈思發(fā)明了可編程邏輯器件,現(xiàn)在,賽靈思的產(chǎn)品已經(jīng)遍布無線基礎(chǔ)設(shè)施當(dāng)中,特別是在國內(nèi)TD-SCDMA的部署中,無處不在。FPGA的一個重要價值在于為運營商快速將產(chǎn)品推向市場提供了時間保證,并且FPGA的可編程性
全球可編程平臺領(lǐng)導(dǎo)廠商美商賽靈思(Xilinx)(XLNX-US)今日宣布發(fā)表業(yè)界首創(chuàng)的堆棧式硅晶互連技術(shù),帶來突破性的容量、帶寬、以及省電性,將多個可編程邏輯芯片(FPG)晶粒整合到一個封裝,以滿足各種需要大量晶體管與
無線收發(fā)模塊是RFID無線通信系統(tǒng)的關(guān)鍵。研究并實現(xiàn)了基于FPGA的RFID無線通信系統(tǒng),該系統(tǒng)采用NRF905和XC2V1000芯片分別作為RFID無線收發(fā)模塊和FPGA控制模塊。利用基于Wishbone總線控制的SPI控制模塊完成了XC2V1000和NRF905之間的SPI總線模式通信設(shè)計。由于采用了參數(shù)化設(shè)計,提高了其通用性和靈活性。設(shè)計通過了前仿真與布局后仿真,并在板級驗證中實現(xiàn)了系統(tǒng)100 m距離通信。
賽靈思(Xilinx)與阿爾特拉(Altera)先后推出28納米FPGA產(chǎn)品,不僅使FPGA市場戰(zhàn)火升溫,也讓晶圓代工市場激烈角逐,在Xilinx首度與臺積電攜手合作后,Altera在28納米產(chǎn)品的布局上亦相當(dāng)積極,近期亦展示在28納米FPGA平
全硅MEMS時脈技術(shù)方案公司SiTIme Corporation宣布賽靈思(Xilinx)在其Virtex-6 FPGA ML605評估套件, Spartan-6 FPGA SP601 和SP605 FPGA評估套件上導(dǎo)入了SiTime可編程全硅MEMS振蕩器。全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思
關(guān)鍵字: FPGA ARM DSP CPU “我們已經(jīng)連續(xù)三個季度銷售額創(chuàng)新高了,今年Q2我們的銷售
2010年9月15,美國加洲森尼韋爾市-全硅MEMS時脈技術(shù)方案領(lǐng)導(dǎo)公司SiTime Corporation今天宣布賽靈思(Xilinx)在其Virtex?-6 FPGA ML605評估套件, Spartan?-6 FPGA SP601 和SP605 FPGA評估套件上導(dǎo)入了SiTime可編程全硅