針對(duì)數(shù)字基帶信號(hào)的特點(diǎn)和通信系統(tǒng)中對(duì)數(shù)字信號(hào)傳輸?shù)囊?,研究一種基于FPGA的DSP技術(shù)和DDS技術(shù)的軟件無(wú)線(xiàn)電調(diào)制器的設(shè)計(jì)方法。在FPGA平臺(tái)上設(shè)計(jì)具有ASK,F(xiàn)SK,PSK和QAM調(diào)制功能的軟件無(wú)線(xiàn)電調(diào)制器。該系統(tǒng)具有可重復(fù)編程和動(dòng)態(tài)重構(gòu)的優(yōu)點(diǎn),使系統(tǒng)易于修改和功能升級(jí),靈活性強(qiáng)。
針對(duì)采用線(xiàn)性調(diào)頻信號(hào)的寬帶雷達(dá)系統(tǒng),完成單通道高速數(shù)據(jù)采集和數(shù)字脈沖壓縮系統(tǒng)的工程實(shí)現(xiàn)。系統(tǒng)使用ADS5500完成14位、60 MSPS的數(shù)據(jù)采集,使用FPGA實(shí)現(xiàn)1 024點(diǎn)的數(shù)字脈沖壓縮。脈沖壓縮模塊采用快速傅里葉變換IP核進(jìn)行設(shè)計(jì),可以在脈沖壓縮的不同階段對(duì)其進(jìn)行復(fù)用,分別完成FFT和IFFT運(yùn)算,從而使硬件規(guī)模大大減少。系統(tǒng)采用塊浮點(diǎn)數(shù)據(jù)格式以提高動(dòng)態(tài)范圍,同時(shí)減小截?cái)?或舍入)誤差對(duì)輸出信噪比的影響。
針對(duì)采用線(xiàn)性調(diào)頻信號(hào)的寬帶雷達(dá)系統(tǒng),完成單通道高速數(shù)據(jù)采集和數(shù)字脈沖壓縮系統(tǒng)的工程實(shí)現(xiàn)。系統(tǒng)使用ADS5500完成14位、60 MSPS的數(shù)據(jù)采集,使用FPGA實(shí)現(xiàn)1 024點(diǎn)的數(shù)字脈沖壓縮。脈沖壓縮模塊采用快速傅里葉變換IP核進(jìn)行設(shè)計(jì),可以在脈沖壓縮的不同階段對(duì)其進(jìn)行復(fù)用,分別完成FFT和IFFT運(yùn)算,從而使硬件規(guī)模大大減少。系統(tǒng)采用塊浮點(diǎn)數(shù)據(jù)格式以提高動(dòng)態(tài)范圍,同時(shí)減小截?cái)?或舍入)誤差對(duì)輸出信噪比的影響。
隨著高速數(shù)據(jù)采集設(shè)備傳輸帶寬的日益提高,開(kāi)發(fā)者需要采用新的計(jì)算機(jī)總線(xiàn)進(jìn)行數(shù)據(jù)傳輸。這里敘述了使用EP2SGX90系列FPGA完成PCI-Express協(xié)議轉(zhuǎn)換,多種DMA工作方式及相關(guān)寄存器的作用。以鏈?zhǔn)紻MA傳輸方式為例,詳細(xì)介紹該傳輸方式下的寄存器設(shè)置及在驅(qū)動(dòng)程序中的實(shí)現(xiàn)范例。實(shí)驗(yàn)表明,用FPGA實(shí)現(xiàn)協(xié)議轉(zhuǎn)換,總線(xiàn)持續(xù)傳輸速率最高可以達(dá)到1.2 Gb/s,滿(mǎn)足大多數(shù)高速數(shù)據(jù)采集設(shè)備的要求。在此摒棄了采用專(zhuān)用總線(xiàn)接口芯片的傳統(tǒng)方法,將開(kāi)發(fā)者的邏輯設(shè)計(jì)和總線(xiàn)協(xié)議轉(zhuǎn)換放到同一個(gè)FPGA芯片中,不但節(jié)省了硬件成本,利用其可編程特性,大大提高了設(shè)計(jì)可擴(kuò)展性,同樣的硬件很容易完成由PCIE1.O到PCIE2.O的升級(jí)。
在現(xiàn)代EDA外圍電子器件的接口中存在多種標(biāo)準(zhǔn),已知的一些接口協(xié)議存在速度慢、協(xié)議復(fù)雜等問(wèn)題。SPI總線(xiàn)是能夠克服上述缺點(diǎn)的一種外圍串行總線(xiàn),其能很好地滿(mǎn)足要求。通過(guò)使用Lattice公司的FPGA芯片以及工程開(kāi)發(fā)軟件,特別是在線(xiàn)邏輯分析儀這一先進(jìn)的EDA工具,實(shí)現(xiàn)了基于FPGA的SPI接口的連接。將FPGA編程的靈活性和SPI總線(xiàn)的易用性結(jié)合,實(shí)現(xiàn)了FLASH的存取功能。同時(shí)也為同類(lèi)型接口的芯片應(yīng)用提供了一個(gè)原型,為進(jìn)一步的工程設(shè)計(jì)提供了支持。
愛(ài)特公司(Actel Corporation)宣布提供面向馬達(dá)控制應(yīng)用的SmartFusion智能混合信號(hào)FPGA參考設(shè)計(jì)。這些靠單一SmartFusion器件中實(shí)現(xiàn)的參考設(shè)計(jì)詮釋了使用多種反饋方法的磁場(chǎng)定向控制(FOC),用于永磁同步馬達(dá)(perman
可程序邏輯閘陣列芯片(FPGA)雙雄賽靈思(Xilinx)與阿爾特拉(Altera)先后推出28納米FPGA產(chǎn)品,不僅使FPGA市場(chǎng)戰(zhàn)火升溫,也讓晶圓代工市場(chǎng)激烈角逐,在Xilinx首度與臺(tái)積電攜手合作后,Altera在28納米產(chǎn)品的布局上亦相當(dāng)
愛(ài)特公司(Actel Corporation)宣布提供面向馬達(dá)控制應(yīng)用的SmartFusion™智能混合信號(hào)FPGA參考設(shè)計(jì)。這些靠單一SmartFusion器件中實(shí)現(xiàn)的參考設(shè)計(jì)詮釋了使用多種反饋方法的磁場(chǎng)定向控制(FOC),用于永磁同步馬達(dá)(pe
可程序邏輯閘陣列芯片(FPGA)雙雄賽靈思(Xilinx)與阿爾特拉(Altera)先后推出28納米FPGA產(chǎn)品,不僅使FPGA市場(chǎng)戰(zhàn)火升溫,也讓晶圓代工市場(chǎng)激烈角逐,在Xilinx首度與臺(tái)積電攜手合作后,Altera在28納米產(chǎn)品的布局上亦相當(dāng)
可程序邏輯閘陣列芯片(FPGA)雙雄賽靈思(Xilinx)與阿爾特拉(Altera)先后推出28納米FPGA產(chǎn)品,不僅使FPGA市場(chǎng)戰(zhàn)火升溫,也讓晶圓代工市場(chǎng)激烈角逐,在Xilinx首度與臺(tái)積電攜手合作后,Altera在28納米產(chǎn)品的布局上亦相當(dāng)
闡述了兩種DDS的原理,頻率合成方式(DDFS)和直讀方式(DDWS),給出了FPGA實(shí)現(xiàn)方式,分析了DDS的幾個(gè)關(guān)鍵的技術(shù)指標(biāo),并通過(guò)Matlab仿真。頻率合成方式是比較常用的DDS產(chǎn)生方式,對(duì)它做了詳細(xì)的原理性介紹和實(shí)現(xiàn)說(shuō)明,重點(diǎn)通過(guò)仿真詳細(xì)對(duì)比了兩種實(shí)現(xiàn)方式在性能指標(biāo)上的優(yōu)劣,為后人的選擇提供技術(shù)參考。
可程序邏輯閘陣列芯片(FPGA)雙雄賽靈思(Xilinx)與阿爾特拉(Altera)先后推出28納米FPGA產(chǎn)品,不僅使FPGA市場(chǎng)戰(zhàn)火升溫,也讓晶圓代工市場(chǎng)激烈角逐,在Xilinx首度與臺(tái)積電攜手合作后,Altera在28納米產(chǎn)品的布局上亦相當(dāng)
在簡(jiǎn)要介紹地日運(yùn)行規(guī)律的基礎(chǔ)上,確定了視日運(yùn)動(dòng)跟蹤法的計(jì)算模型及跟蹤裝置的機(jī)械結(jié)構(gòu)。采用FPGA芯片XC3S1500為處理器,以步進(jìn)電機(jī)為執(zhí)行機(jī)構(gòu),采用Verilog語(yǔ)言設(shè)計(jì)實(shí)現(xiàn)了高度角一方位角太陽(yáng)跟蹤系統(tǒng)。根據(jù)系統(tǒng)的要求建立了計(jì)時(shí)模塊、太陽(yáng)高度角方位角計(jì)算模塊、日出日落時(shí)間計(jì)算模塊和步進(jìn)電機(jī)脈沖控制模塊。通過(guò)實(shí)驗(yàn)測(cè)試該系統(tǒng)能夠達(dá)到預(yù)期的性能指標(biāo),對(duì)提高太陽(yáng)能的利用率具有重要的現(xiàn)實(shí)意義。
雖然繪圖芯片、網(wǎng)通及手機(jī)芯片等市場(chǎng)已進(jìn)入庫(kù)存修正階段,除了 65/55納米以下先進(jìn)制程產(chǎn)能仍短缺,40納米及28納米產(chǎn)能更是供不應(yīng)求,晶圓雙雄臺(tái)積電及聯(lián)電仍然擴(kuò)產(chǎn)不停歇。設(shè)備業(yè)者表示,手機(jī)及網(wǎng)通芯片、中央處理器
基于FPGA的片上系統(tǒng)和嵌入式系統(tǒng)的遠(yuǎn)程監(jiān)控系統(tǒng)
基于FPGA的片上系統(tǒng)和嵌入式系統(tǒng)的遠(yuǎn)程監(jiān)控系統(tǒng)
摘要:數(shù)字下變頻技術(shù)是軟件無(wú)線(xiàn)電的核心技術(shù)之一。本文首先介紹了DDC的組成結(jié)構(gòu),然后詳細(xì)分析了DDC各功能模塊的工作原理,通過(guò)Modelsim完成了DDC其主要模塊的仿真和調(diào)試,并進(jìn)行初步系統(tǒng)級(jí)驗(yàn)證。在仿真的基礎(chǔ)上使用
“如今,F(xiàn)PGA(現(xiàn)場(chǎng)可編程門(mén)陣列)可以自如地協(xié)助半導(dǎo)體企業(yè)和系統(tǒng)設(shè)計(jì)企業(yè)將創(chuàng)意和產(chǎn)品快速得以實(shí)現(xiàn),因此,在加速這些企業(yè)自主創(chuàng)新進(jìn)程中,F(xiàn)PGA起著越來(lái)越重要的作用。”在日前于西安舉行的2010年(第二屆)
FPGA/EPLD的自上而下(Top-Down)設(shè)計(jì)方法: 傳統(tǒng)的設(shè)計(jì)手段是采用原理圖輸入的方式進(jìn)行的,如圖1所示。通過(guò)調(diào)用FPGA/EPLD廠(chǎng)商所提供的相應(yīng)物理元件庫(kù),在電路原理圖中繪制所設(shè)計(jì)的系統(tǒng),然后通過(guò)網(wǎng)表轉(zhuǎn)換產(chǎn)生某一特
FPGA/EPLD的自上而下設(shè)計(jì)方法