系統(tǒng)用FPGA實(shí)現(xiàn)了I2C總線控制器,以Altera公司的NiosⅡ嵌入式軟處理器為核心,結(jié)合高品質(zhì)數(shù)字信號音頻編/解碼芯片WM8731成功地實(shí)現(xiàn)了語音的錄制及回放功能,同時(shí)利用Matlab 7.O.4軟件對所采集的語音數(shù)據(jù)進(jìn)行仿真。系統(tǒng)采用SoPC技術(shù),自行設(shè)計(jì)采集模塊和I2C協(xié)議驅(qū)動模塊,并通過AWALON總線掛裁在Nios軟核上實(shí)時(shí)高速采集與回放。實(shí)踐表明,系統(tǒng)具有集成度高,穩(wěn)定性好,實(shí)時(shí)性強(qiáng)的特點(diǎn)。
介紹了采用TMS320F1218(DSP)與EP2C5(FPGA)作為協(xié)同處理模塊完成系統(tǒng)的控制與處理以及采用BlueCore2-External藍(lán)牙模塊實(shí)現(xiàn)數(shù)據(jù)無線傳輸、藍(lán)牙數(shù)據(jù)采集系統(tǒng)實(shí)現(xiàn)的硬件和軟件設(shè)計(jì)原理。測試表明,該系統(tǒng)能夠?qū)崿F(xiàn)數(shù)據(jù)實(shí)時(shí)、精確、高速采集。
基于DSP與FPGA的藍(lán)牙數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
在發(fā)現(xiàn)澳大利亞的黑天鵝之前,歐洲人認(rèn)為天鵝都是白色的,“黑天鵝”曾經(jīng)是歐洲人言談與寫作中的慣用語,用來指不可能存在的事物,但這個(gè)不可動搖的信念隨著第一只黑天鵝的出現(xiàn)而崩潰。隨機(jī)科學(xué)系教授Nass
基于ARM和FPGA的智能小車監(jiān)控系統(tǒng)
基于ARM和FPGA的智能小車監(jiān)控系統(tǒng)
在對“半導(dǎo)體的年增長率將呈創(chuàng)紀(jì)錄增長”這樣一種預(yù)測已呈一邊倒之際,我們對其中的每個(gè)環(huán)節(jié)都很慎重,謹(jǐn)以醒記:芯片銷售的確大幅增長,但是這種增長是以2009年那樣不堪的一年為參照,因此起點(diǎn)極低。不過,對若干類
FPGA與處理器的集成會否成為推動摩爾定律發(fā)展的“黑天鵝”
在現(xiàn)代電子系統(tǒng)中,到處都可以看到數(shù)字信號處理( DSP )的應(yīng)用,從MP3播放器、數(shù)碼相機(jī)到手機(jī)。DSP設(shè)計(jì)人員的工具箱的支柱之一是有限脈沖響應(yīng)( FIR )濾波器。FIR濾波器越長(有大量的抽頭),濾波器的響應(yīng)越好。然而這
基于中檔FPGA多相濾波器的設(shè)計(jì)實(shí)現(xiàn)
無論為數(shù)以百萬計(jì)的用戶搜索請求提供服務(wù)還是處理超大量的信息,都需要數(shù)量龐大的計(jì)算資源,進(jìn)而消耗大量能源。事實(shí)上,用于計(jì)算與冷卻的能耗費(fèi)用是數(shù)據(jù)中心運(yùn)營的最大成本 [1]。隨著數(shù)據(jù)中心的數(shù)量和規(guī)模不斷增長,
摘 要: 提出了一種將堆??臻g劃分為任務(wù)棧和中斷嵌套棧的設(shè)計(jì)結(jié)構(gòu),使堆??臻g最小化。采用VHDL硬件語言,在FPGA設(shè)備上模擬實(shí)現(xiàn)了具有自動檢驗(yàn)功能的??臻g管理器。??臻g管理器由不同功能的邏輯模塊組成,主要闡
賽靈思公司(Xilinx, Inc.),2010年9月14日宣布與四川虹視顯示技術(shù)有限公司(簡稱四川虹視)在成都高新區(qū)共同成立FPGA聯(lián)合實(shí)驗(yàn)室, 致力于推動虹視公司最新的OLED產(chǎn)品技術(shù)研發(fā),賽靈思全球消費(fèi)市場總監(jiān)Harry Raftopo
摘 要: 為滿足三維大地電磁勘探技術(shù)對多個(gè)采集站的同步需求,基于FPGA設(shè)計(jì)了一種晶振頻率校準(zhǔn)系統(tǒng)。系統(tǒng)可以調(diào)節(jié)各采集站的恒溫壓控晶體振蕩器同步于GPS,從而使晶振能夠輸出高準(zhǔn)確度和穩(wěn)定度的同步信號。系統(tǒng)中
全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司,日前宣布與四川虹視顯示技術(shù)有限公司(簡稱四川虹視)在成都高新區(qū)共同成立FPGA聯(lián)合實(shí)驗(yàn)室, 致力于推動虹視公司最新的OLED產(chǎn)品技術(shù)研發(fā),賽靈思全球消費(fèi)市場總監(jiān)Harry
基于FPGA的PCIE總線擴(kuò)展卡的設(shè)計(jì)
提出了一種基于FPGA的雙通道旋轉(zhuǎn)變壓器測角電路設(shè)計(jì)方案,通過FPGA來控制AD2S82A、AD2S80A的解碼和同步問題。同時(shí)用FPGA對轉(zhuǎn)換后數(shù)據(jù)進(jìn)行誤差補(bǔ)償和組合,以及二進(jìn)制角度值的轉(zhuǎn)換,提高了整個(gè)系統(tǒng)的集成度和可靠度。整個(gè)電路在Altium Designer 9.O設(shè)計(jì)環(huán)境下設(shè)計(jì)實(shí)現(xiàn)。采用Altera公司的EP2C35F484C6型FPGA芯片進(jìn)行FPGA部分的仿真,實(shí)驗(yàn)和仿真的結(jié)果很好地實(shí)現(xiàn)了該方案的設(shè)計(jì)功能,并滿足高精度、高速度轉(zhuǎn)換的設(shè)計(jì)要求。
基于FPGA的協(xié)方差矩陣運(yùn)算的實(shí)現(xiàn)大多采用的是定點(diǎn)計(jì)算方式,在運(yùn)算過程中,存在數(shù)據(jù)處理動態(tài)范圍小,容易溢出,截?cái)嗾`差等問題。加之以空間譜估計(jì)為研究背景的協(xié)方差矩陣運(yùn)算,大多得到的是針對特殊陣列模型的實(shí)對稱矩陣,不具備通用性。針對定點(diǎn)運(yùn)算的不足和該運(yùn)算的適用范圍,研究了浮點(diǎn)運(yùn)算和復(fù)數(shù)運(yùn)算的特點(diǎn),提出了基于復(fù)數(shù)矢量的浮點(diǎn)協(xié)方差運(yùn)算的FPGA實(shí)現(xiàn)方案。在Altera\stratix\EP1S20F780C7中的仿真和調(diào)試結(jié)果表明了該方案的有效性。
針對數(shù)字基帶信號的特點(diǎn)和通信系統(tǒng)中對數(shù)字信號傳輸?shù)囊?,研究一種基于FPGA的DSP技術(shù)和DDS技術(shù)的軟件無線電調(diào)制器的設(shè)計(jì)方法。在FPGA平臺上設(shè)計(jì)具有ASK,F(xiàn)SK,PSK和QAM調(diào)制功能的軟件無線電調(diào)制器。該系統(tǒng)具有可重復(fù)編程和動態(tài)重構(gòu)的優(yōu)點(diǎn),使系統(tǒng)易于修改和功能升級,靈活性強(qiáng)。
基于VHDL和FPGA的多種分頻的實(shí)現(xiàn)方法