隨著工藝技術(shù)向65nm以及更小尺寸的邁進(jìn),出現(xiàn)了兩類關(guān)鍵的開發(fā)問題:待機(jī)功耗和開發(fā)成本。這兩個(gè)問題在每一新的工藝節(jié)點(diǎn)上都非常突出,現(xiàn)在已經(jīng)成為設(shè)計(jì)團(tuán)隊(duì)面臨的主要問題。在設(shè)計(jì)方法上從專用集成電路(ASIC)和
基于FPGA的65nm芯片的設(shè)計(jì)方案
本文將介紹FPGA的功耗、流行的低功耗功能件以及影響功耗的用戶選擇方案,并探討近期的低功耗研究,以洞察高功率效率FPGA的未來趨勢?! 」牡慕M成部分 FPGA的功耗由兩部分組成:動(dòng)態(tài)功耗和靜態(tài)功耗。信號(hào)給
FPGA架構(gòu)的功耗及影響功耗的用戶選擇方案
基于VHDL和發(fā)接復(fù)用器的SDH系統(tǒng)設(shè)計(jì)及FPGA仿真
引言 HDLC的ASIC芯片使用簡易,功能針對(duì)性強(qiáng),性能可靠,適合應(yīng)用于特定用途的大批量產(chǎn)品中。但由于HDLC標(biāo)準(zhǔn)的文本較多,ASIC芯片出于專用性的目的難以通用于不同版本,缺乏應(yīng)用靈活性。有的芯片公司還有自己
用FPGA+DSP實(shí)現(xiàn)HDLC(高級(jí)數(shù)據(jù)鏈路控制)功能
LatticeXP2器件包括基于查找表(LUT)的 FPGA以及非易失閃存單元(flexiFLASH)。LatticeXP2系列器件的LUT從5K到40K,分布是RAM從10K到83Kb,EBR SRAM從166Kb到885Kb,EBR SRAM區(qū)塊從9到48個(gè),sysDSP從3個(gè)到8個(gè),18x
LatticeXP2器件包括基于查找表(LUT)的 FPGA以及非易失閃存單元(flexiFLASH)。LatticeXP2系列器件的LUT從5K到40K,分布是RAM從10K到83Kb,EBR SRAM從166Kb到885Kb,EBR SRAM區(qū)塊從9到48個(gè),sysDSP從3個(gè)到8個(gè),18x
基于LatticeXP2設(shè)計(jì)的FPGA標(biāo)準(zhǔn)評(píng)估技術(shù)
基于ARM與FPGA的LCD控制器設(shè)計(jì)
提高顯示器的視覺效果,提出增強(qiáng)比度擴(kuò)展和色飽和度兩種算法,來對(duì)彩色圖像進(jìn)行增強(qiáng)處理,為滿足視頻信號(hào)的實(shí)時(shí)性要求,應(yīng)用FPGA構(gòu)造高速圖像處理系統(tǒng)。實(shí)驗(yàn)結(jié)果表明,本方法能提高圖像的層次感,增強(qiáng)色彩飽和度,達(dá)到顯著提升視覺感受的效果。
概述 可編程邏輯器件已經(jīng)越來越多地用于汽車電子應(yīng)用,以替代ASIC和ASSP器件。Actel FPGA基于非易失性技術(shù)(快閃和反熔絲),不易發(fā)生由中子引發(fā)的固件錯(cuò)誤,因而成為適用于關(guān)鍵性汽車應(yīng)用(如動(dòng)力傳動(dòng)和安全設(shè)備
摘 要: 介紹了基于FPGA+DSP+ARM的數(shù)據(jù)傳送總線變換器的整體設(shè)計(jì)及ARM、DSP和FPGA的器件選型,詳細(xì)描述了ARM與DSP、DSP與FPGA的接口電路設(shè)計(jì),給出了系統(tǒng)軟件結(jié)構(gòu)設(shè)計(jì),詳細(xì)描述了HPI驅(qū)動(dòng)程序的實(shí)現(xiàn)過程?! ≡?/p>
在過去的半個(gè)世紀(jì)里,集成電路技術(shù)的進(jìn)步不斷刷新著全球電子信息產(chǎn)業(yè)的形態(tài),五光十色的新產(chǎn)品、新應(yīng)用也改變了人類的生活方式。然而,被新技術(shù)“寵壞”了的消費(fèi)者越來越“喜新厭舊”,電子產(chǎn)品
基于混合信號(hào)FPGA的功率管理解決方案
基于FPGA和VHDL語言的多按鍵狀態(tài)識(shí)別系統(tǒng)
摘要:本文首先介紹了 AHB和OPB總線協(xié)議特點(diǎn),并在此基礎(chǔ)上詳細(xì)闡述了 OPB_AHB總線橋接器的功能和設(shè)計(jì)思路,最后給出了 OPB_AHB的驗(yàn)證方法和仿真結(jié)果。并在 Xilinx的EDK環(huán)境下利用MicroBlaze軟核構(gòu)建了 SoC系統(tǒng)并通
摘要:本文針對(duì)由FPGA構(gòu)成的高速數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)處理能力弱的問題,提出FPGA與單片機(jī)實(shí)現(xiàn)數(shù)據(jù)串行通信的解決方案。在通信過程中完全遵守RS232協(xié)議,具有較強(qiáng)的通用性和推廣價(jià)值。 1 前言 現(xiàn)場可編程邏輯器件(FPG
摘 要: 介紹了基于FPGA+DSP+ARM的數(shù)據(jù)傳送總線變換器的整體設(shè)計(jì)及ARM、DSP和FPGA的器件選型,詳細(xì)描述了ARM與DSP、DSP與FPGA的接口電路設(shè)計(jì),給出了系統(tǒng)軟件結(jié)構(gòu)設(shè)計(jì),詳細(xì)描述了HPI驅(qū)動(dòng)程序的實(shí)現(xiàn)過程?! ≡?/p>