哈哈,前一個項(xiàng)目終于完成了,費(fèi)了那么多天的勁,確實(shí)也找到了一些設(shè)計(jì)上的缺陷和不合理的地方,在代碼中也找到了幾個BUG.呵呵. 現(xiàn)在將我在FPGA部分設(shè)計(jì)的一點(diǎn)心得記錄下來. 故障情況: 外部EEPROM存儲器在設(shè)備上電過程
從研一開始接觸FPGA,剛開始接觸的時候,認(rèn)為很簡單,不就是寫寫代碼就okey了嗎?所以混混諤諤地度過了3個月,因?yàn)閯傞_始的時候接觸的時比較簡單的算法,所以對設(shè)計(jì)的時序和性能要求不是很高,寫寫代碼完全就可以了
1 引言 大多數(shù)非FPGA類型的、高密度IC(如CPU)對去耦電容都有非常明確的要求。由于這些器件僅為執(zhí)行特定的任務(wù)而設(shè)計(jì),所以其電源電流需求是固定的,僅在一定范圍內(nèi)有所波動。 然而,F(xiàn)PGA不具備這種
1 引 言由于雷達(dá)所處的環(huán)境的復(fù)雜性,除了地物、云雨、鳥群等干擾外,還可能來自臨近的雷達(dá)異步干擾、電臺干擾等。所有的干擾,經(jīng)過接收機(jī)進(jìn)入信號處理機(jī),雖然經(jīng)過了中頻信號的處理,但還可能有殘余。因
1 引 言 直接數(shù)字頻率合成技術(shù)(Direct DigitalFrequencySynthesis,即DDFS,一般簡稱DDS)是從相位概念出發(fā)直接合成所需波形的一種新的頻率合成技術(shù)。近年來,技術(shù)和器件水平不斷發(fā)展,這使DDS合成技術(shù)也得到
摘要:溫度的監(jiān)測與控制,對于工業(yè)生產(chǎn)的發(fā)展有著非常重要的意義。分析并設(shè)計(jì)了基于數(shù)字化一線總線技術(shù)的智能溫度測控系統(tǒng)。本系統(tǒng)采用FPGA實(shí)現(xiàn)一個溫度采集控制器,用于傳感器和上位機(jī)的連接,并采用微軟公司的Visu
摘 要 介紹了采用FPGA和DSP直接控制硬盤進(jìn)行數(shù)據(jù)存儲的方法,并采用一片F(xiàn)IFO作為數(shù)據(jù)緩存,能夠滿足80Khz數(shù)據(jù)采樣率系統(tǒng)的存盤要求。 關(guān)鍵詞 FPGA;DSP;硬盤;數(shù)據(jù)存儲 1 引言 數(shù)據(jù)存儲是數(shù)據(jù)采集過程中
引 言 FPGA廣泛應(yīng)用在電子通信領(lǐng)域,其安全性引起了注意,本文針對安全配置提出了解決方案?! ‖F(xiàn)場可編程門陣列FPGA(Field Programmablc Gate Array)是基于門陣列方式為用戶提供可編程資源的,其內(nèi)部邏輯結(jié)構(gòu)的
引言 圖像邊緣檢測是圖像處理的一項(xiàng)基本技術(shù),在工業(yè)、醫(yī)學(xué)、航天和軍事等領(lǐng)域有著廣泛的應(yīng)用。圖像處理的速度一直是一個難題。雖然DSP具備指令流水線特性和很高的處理速度,但其速度仍然很受限制,而利用高速可編
1 引言 大多數(shù)非FPGA類型的、高密度IC(如CPU)對去耦電容都有非常明確的要求。由于這些器件僅為執(zhí)行特定的任務(wù)而設(shè)計(jì),所以其電源電流需求是固定的,僅在一定范圍內(nèi)有所波動。 然而,F(xiàn)PGA不具備這種
摘要:溫度的監(jiān)測與控制,對于工業(yè)生產(chǎn)的發(fā)展有著非常重要的意義。分析并設(shè)計(jì)了基于數(shù)字化一線總線技術(shù)的智能溫度測控系統(tǒng)。本系統(tǒng)采用FPGA實(shí)現(xiàn)一個溫度采集控制器,用于傳感器和上位機(jī)的連接,并采用微軟公司的Visu
摘要:溫度的監(jiān)測與控制,對于工業(yè)生產(chǎn)的發(fā)展有著非常重要的意義。分析并設(shè)計(jì)了基于數(shù)字化一線總線技術(shù)的智能溫度測控系統(tǒng)。本系統(tǒng)采用FPGA實(shí)現(xiàn)一個溫度采集控制器,用于傳感器和上位機(jī)的連接,并采用微軟公司的Visu
摘 要 介紹了采用FPGA和DSP直接控制硬盤進(jìn)行數(shù)據(jù)存儲的方法,并采用一片F(xiàn)IFO作為數(shù)據(jù)緩存,能夠滿足80Khz數(shù)據(jù)采樣率系統(tǒng)的存盤要求。 關(guān)鍵詞 FPGA;DSP;硬盤;數(shù)據(jù)存儲 1 引言 數(shù)據(jù)存儲是數(shù)據(jù)采集過程中
隨著系統(tǒng)級芯片技術(shù)的出現(xiàn),設(shè)計(jì)規(guī)模正變得越來越大,因而變得非常復(fù)雜,同時上市時間也變得更加苛刻。通常RTL已經(jīng)不足以擔(dān)當(dāng)這一新的角色。上述這些因素正驅(qū)使設(shè)計(jì)師開發(fā)新的方法學(xué),用于復(fù)雜IP(硬件和軟件)以及復(fù)雜
為解決單片F(xiàn)PGA無法滿足復(fù)雜SoC原型驗(yàn)證所需邏輯資源的問題,設(shè)計(jì)了一種可層疊組合式超大規(guī)模SoC驗(yàn)證系統(tǒng)。該系統(tǒng)采用了模塊化設(shè)計(jì),通過互補(bǔ)連接器和JTAG控制電路,支持最多5個原型模塊的層疊組合,最多可提供2 500萬門邏輯資源。經(jīng)本系統(tǒng)驗(yàn)證的地面數(shù)字電視多媒體廣播基帶調(diào)制芯片(BHDTMBT1006)已成功流片。
在過去的幾年間,整個半導(dǎo)體產(chǎn)業(yè)面臨著巨幅的衰退,然而,這個衰退現(xiàn)象卻為可編程邏輯組件(PLD)產(chǎn)業(yè)帶來了實(shí)質(zhì)的絕佳成長機(jī)會。雖然PLD公司之間的競爭仍然相當(dāng)激烈,但ASIC仍然是主要的競爭對手,如今,這種競爭現(xiàn)象
市場前景賽靈思過去10多年以來一直致力于為大批量消費(fèi)產(chǎn)品市場提供可編程邏輯器件 (PLD)。消費(fèi)電子不僅是目前公司最大批量市場,同時消費(fèi)電子產(chǎn)品為新一代賽靈思 FPGA 和目標(biāo)設(shè)計(jì)平臺的不斷發(fā)展提供了重大市場機(jī)遇。
1 引言 數(shù)控振蕩器是數(shù)字通信中調(diào)制解調(diào)單元必不可少的部分,同時也是各種數(shù)字頻率合成器和數(shù)字信號發(fā)生器的核心。隨著數(shù)字通信技術(shù)的發(fā)展。對傳送數(shù)據(jù)的精度和速率要求越來越高。如何得到可數(shù)控的高精度的高頻載
在信息信號處理過程中,如對信號的過濾、檢測、預(yù)測等,都要使用到濾波器,數(shù)字濾波器是數(shù)字信號處理中使用最廣泛的一種方法,常用的數(shù)字濾波器有無限長單位脈沖響應(yīng)(IIR)濾波器和有限長單位脈沖響應(yīng)(FIR)濾波器兩
前言 在通信、雷達(dá)等數(shù)字信號處理系統(tǒng)的設(shè)計(jì)中,信號模擬器發(fā)揮著至關(guān)重要的作用。模擬器用來模擬實(shí)際工作過程中信號處理系統(tǒng)的各種輸入信號,從而方便了系統(tǒng)調(diào)試。可以利用現(xiàn)有儀器模擬這些信號,也可以設(shè)計(jì)專門