目前,數(shù)據(jù)采集系統(tǒng)對(duì)采樣率、分辨率和抗干擾能力的要求越來越高。尤其是在典型的多路采集+多路開關(guān)+單路A/D轉(zhuǎn)換器的數(shù)據(jù)采集中,采集速度受到限制。為此,介紹了一種基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的高速多路數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)和實(shí)現(xiàn)。采用模擬開關(guān)級(jí)聯(lián)的方法,有效地達(dá)到了160路采集速度。采用該方法設(shè)計(jì)的采集卡能有效完成多路同步高速數(shù)據(jù)采集任務(wù),且成功地用于某裝置的輸出信號(hào)檢測(cè)。
目前,數(shù)據(jù)采集系統(tǒng)對(duì)采樣率、分辨率和抗干擾能力的要求越來越高。尤其是在典型的多路采集+多路開關(guān)+單路A/D轉(zhuǎn)換器的數(shù)據(jù)采集中,采集速度受到限制。為此,介紹了一種基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的高速多路數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)和實(shí)現(xiàn)。采用模擬開關(guān)級(jí)聯(lián)的方法,有效地達(dá)到了160路采集速度。采用該方法設(shè)計(jì)的采集卡能有效完成多路同步高速數(shù)據(jù)采集任務(wù),且成功地用于某裝置的輸出信號(hào)檢測(cè)。
針對(duì)Actel公司推出的F1asion系列混合信號(hào)FPGA,介紹了一種基于nasion FPGA的無刷電機(jī)無位置傳感器的控制器。試驗(yàn)結(jié)果表明,采用Fusion混合信號(hào)FPGA的無刷電機(jī)控制器具有集成度高,性能穩(wěn)定,抗干擾能力強(qiáng),控制精度高等優(yōu)點(diǎn)。
針對(duì)傳統(tǒng)模擬電路閾值檢測(cè)方法存在的缺點(diǎn),設(shè)計(jì)出采用高速A/D轉(zhuǎn)換器和高性能Virtex5 FPGA實(shí)現(xiàn)激光測(cè)距系統(tǒng)。該系統(tǒng)可以大大降低系統(tǒng)誤差,提高測(cè)距精度。
針對(duì)Actel公司推出的F1asion系列混合信號(hào)FPGA,介紹了一種基于nasion FPGA的無刷電機(jī)無位置傳感器的控制器。試驗(yàn)結(jié)果表明,采用Fusion混合信號(hào)FPGA的無刷電機(jī)控制器具有集成度高,性能穩(wěn)定,抗干擾能力強(qiáng),控制精度高等優(yōu)點(diǎn)。
針對(duì)傳統(tǒng)模擬電路閾值檢測(cè)方法存在的缺點(diǎn),設(shè)計(jì)出采用高速A/D轉(zhuǎn)換器和高性能Virtex5 FPGA實(shí)現(xiàn)激光測(cè)距系統(tǒng)。該系統(tǒng)可以大大降低系統(tǒng)誤差,提高測(cè)距精度。
CVSD是一種自適應(yīng)增量脈沖編碼調(diào)制,對(duì)誤碼有很強(qiáng)的魯棒性,擅長(zhǎng)處理丟失和被損壞的語音采樣,編碼器是單比特編碼,和PCM相比不需要復(fù)雜的成幀設(shè)備,并且解碼器中集成了數(shù)字低通濾波器,使得編解碼設(shè)備簡(jiǎn)單,綜合這些優(yōu)越性,CVSD特別適合應(yīng)用于無線語音通信系統(tǒng),具有很廣闊的應(yīng)用前景。
CVSD是一種自適應(yīng)增量脈沖編碼調(diào)制,對(duì)誤碼有很強(qiáng)的魯棒性,擅長(zhǎng)處理丟失和被損壞的語音采樣,編碼器是單比特編碼,和PCM相比不需要復(fù)雜的成幀設(shè)備,并且解碼器中集成了數(shù)字低通濾波器,使得編解碼設(shè)備簡(jiǎn)單,綜合這些優(yōu)越性,CVSD特別適合應(yīng)用于無線語音通信系統(tǒng),具有很廣闊的應(yīng)用前景。
采用數(shù)字方法和模擬方法設(shè)計(jì)了一種最大分辨率為O.15 ns級(jí)的多路脈沖延遲系統(tǒng),可以實(shí)現(xiàn)對(duì)連續(xù)脈沖信號(hào)的高分辨率可控延遲;采用Flash FPGA克服了現(xiàn)有SRAM FPGA系統(tǒng)掉電后程序丟失的缺點(diǎn),提高了系統(tǒng)反應(yīng)速度。本系統(tǒng)適用于需要將輸入脈沖信號(hào)進(jìn)行精確延遲來產(chǎn)生測(cè)試或控制用的連續(xù)脈沖信號(hào)場(chǎng)合,具有很強(qiáng)的適用性。
Altera公司宣布,開始提供業(yè)界第一款40-nm FPGA芯片。面向通信、廣播、測(cè)試、醫(yī)療和軍事等各類市場(chǎng)的客戶,Stratix® IV FPGA在高端FPGA解決方案中具有業(yè)界最高的密度、最好的性能、最大的系統(tǒng)帶寬以及最低的功耗
利用Xilinx的嵌入式開發(fā)工具EDK快速建立FPGA嵌入式系統(tǒng)過程中,板級(jí)描述(Xilinx Board Description,XBD)文件起著至關(guān)重要的作用,它是系統(tǒng)硬件配置文件MHS和約束文件UCF的基礎(chǔ)。XBD文件的設(shè)計(jì)過程中,采用模塊化的設(shè)計(jì)方法對(duì)物理電路板上FPGA外圍各單元的信息進(jìn)行描述,從而通過XBD文件實(shí)現(xiàn)IP核和板上電路模塊之間的連接。
繼助力西安交通大學(xué)蟬聯(lián)亞太區(qū)大學(xué)生機(jī)器人大賽冠軍之后,賽靈思公司(Xilinx) )贊助的國內(nèi)首個(gè)由教育部主辦的2008年全國大學(xué)生電子設(shè)計(jì)競(jìng)賽信息安全技術(shù)邀請(qǐng)賽頒獎(jiǎng)儀式于近日正式落下帷幕。在此次信息安全大賽中,
利用Xilinx的嵌入式開發(fā)工具EDK快速建立FPGA嵌入式系統(tǒng)過程中,板級(jí)描述(Xilinx Board Description,XBD)文件起著至關(guān)重要的作用,它是系統(tǒng)硬件配置文件MHS和約束文件UCF的基礎(chǔ)。XBD文件的設(shè)計(jì)過程中,采用模塊化的設(shè)計(jì)方法對(duì)物理電路板上FPGA外圍各單元的信息進(jìn)行描述,從而通過XBD文件實(shí)現(xiàn)IP核和板上電路模塊之間的連接。
1994年從南京理工大學(xué)自動(dòng)化儀表專業(yè)畢業(yè)后,我開始了在河北省電子技術(shù)研究所的工作,主要從事工控產(chǎn)品開發(fā)。其實(shí)在大學(xué)期間,我就比較多的參與了老師的項(xiàng)目,當(dāng)然主要是以學(xué)習(xí)為目的。那個(gè)時(shí)候,中國的電子行業(yè)還是
為了滿足目前對(duì)數(shù)據(jù)處理速度的需求,設(shè)計(jì)了一種基于FPGA+DDS的控制系統(tǒng)。闡述了系統(tǒng)硬件實(shí)現(xiàn)方法,給出了相關(guān)的軟件設(shè)計(jì)例程。并對(duì)DDS AD9911各個(gè)控制寄存器的設(shè)置與時(shí)序進(jìn)行詳細(xì)說明,最后給出了實(shí)驗(yàn)結(jié)果。
Tensilica日前宣布,位于北京的亞科鴻禹科技有限公司成為Tensilica最新SoC(片上系統(tǒng))原型合作伙伴,在快速發(fā)展的中國市場(chǎng),使其可以對(duì)Xtensa可配置處理器和鉆石系列標(biāo)準(zhǔn)處理器內(nèi)核進(jìn)行模擬仿真。亞科鴻禹公司在設(shè)計(jì)A
Actel公司宣布精工愛普生公司 (Seiko Epson Corporation) 在其新推的Epson 多媒體存儲(chǔ)瀏覽器 P-7000 和 P-6000產(chǎn)品中選用了Actel 基于Flash的 ProASIC®3 FPGA,這是Actel基于Flash的低功耗器件的又一次實(shí)力證明。
美國國家儀器有限公司(National Instruments,簡(jiǎn)稱NI)2008年度 “NIDays全球圖形化系統(tǒng)設(shè)計(jì)盛會(huì)”中國站于11月18日在上海國際會(huì)議中心圓滿落幕。600余位工程師、11家國內(nèi)外知名測(cè)試測(cè)量企業(yè)以及20多家行業(yè)媒體到會(huì)