摘 要 :本文介紹了可編程邏輯器件開(kāi)發(fā)工具Quartus II 中SingalTap II 嵌入式邏輯分析器的使用,并給出一個(gè)具體的設(shè)計(jì)實(shí)例,詳細(xì)介紹使用SignalTap II對(duì)FPGA調(diào)試的具體方法和步驟。 關(guān)鍵字 : SignalTap;硬件調(diào)試
摘 要: 本文介紹了一種新的復(fù)用器重構(gòu)算法,能夠降低FPGA實(shí)際設(shè)計(jì)20%的成本。該算法通過(guò)減少?gòu)?fù)用器所需查找表(LUT)的數(shù)量來(lái)實(shí)現(xiàn)。算法以效率更高的4:1復(fù)用器替代2:1復(fù)用器樹(shù)。算法性能的關(guān)鍵在于尋找總線上出現(xiàn)的
數(shù)字系統(tǒng)的設(shè)計(jì)人員擅長(zhǎng)在其印制電路板上用FPGA和CPLD將各種處理器、存儲(chǔ)器和標(biāo)準(zhǔn)的功能元件粘合在一起來(lái)實(shí)現(xiàn)數(shù)字設(shè)計(jì)。除了這些數(shù)字功能之外,F(xiàn)PGA和CPLD還可以使用LVDS輸入、簡(jiǎn)單的電阻電容(RC)電路和一些FPGA或CP
DSP 漲價(jià)、FPGA漲價(jià)、放大器漲價(jià),沒(méi)有一個(gè)不漲價(jià)的半導(dǎo)體器件。而據(jù)筆者調(diào)查,目前,很多客戶由于持續(xù)延長(zhǎng)的訂貨周期,不得不采取雙重訂貨方式,近期華爾街分析師指出,目前可編程邏輯商賽靈思正在面臨著這種風(fēng)險(xiǎn)。
一種基于嵌入式系統(tǒng)和Internet的FPGA動(dòng)態(tài)配置方案
摘 要: 本文介紹了一種新的復(fù)用器重構(gòu)算法,能夠降低FPGA實(shí)際設(shè)計(jì)20%的成本。該算法通過(guò)減少?gòu)?fù)用器所需查找表(LUT)的數(shù)量來(lái)實(shí)現(xiàn)。算法以效率更高的4:1復(fù)用器替代2:1復(fù)用器樹(shù)。算法性能的關(guān)鍵在于尋找總線上出現(xiàn)的
摘 要: 介紹語(yǔ)音信號(hào)LPC分析中部分相關(guān)系數(shù)的舒爾遞推算法的FPGA實(shí)現(xiàn),給出了電路設(shè)計(jì)思想及具體電路結(jié)構(gòu),并對(duì)其工作過(guò)程進(jìn)行了詳細(xì)分析說(shuō)明,為嵌入式系統(tǒng)設(shè)計(jì)提供了一種有效手段?! £P(guān)鍵詞: 部分相關(guān)系數(shù) 舒
中國(guó)國(guó)際醫(yī)療器械博覽會(huì)的熱度一年勝過(guò)一年,今年規(guī)模再創(chuàng)紀(jì)錄。而同期舉辦的第三屆中國(guó)國(guó)際醫(yī)療電子技術(shù)大會(huì)(CMET)則更是吸引了眾多國(guó)際半導(dǎo)體公司參加,會(huì)議也由以前的一天變?yōu)閮商臁? “醫(yī)療電子市場(chǎng)的年復(fù)合
以智能型混合信號(hào)FPGA開(kāi)發(fā)真正符合需求的系統(tǒng)
NEC Display Solutions 公司3D電影投影儀采用賽靈思 FPGA
Altera第一季收入創(chuàng)歷史新高,28nm FPGA延續(xù)領(lǐng)航優(yōu)勢(shì)
日前,德州儀器 (TI) 宣布推出專用于 DK-LM3S9B96 開(kāi)發(fā)套件的新型 Stellaris FPGA 擴(kuò)展板,可顯著加速開(kāi)發(fā)低成本安全接入控制系統(tǒng)及其它需要高速外部處理單元接口的應(yīng)用。這款全新電路板使開(kāi)發(fā)人員能夠輕松評(píng)估 Stel
Stellaris FPGA 擴(kuò)展板DK-LM3S9B96-FPGA(TI)
基于開(kāi)源思想與SOPC技術(shù),采用32位開(kāi)源軟核處理器OR1200和開(kāi)源軟核DDS,在FPGA上實(shí)現(xiàn)了頻率、相位可預(yù)置并且可調(diào)的3路正弦波信號(hào)發(fā)生器專用芯片的設(shè)計(jì)。該專用芯片基于OR1200固化專用程序?qū)崿F(xiàn),通過(guò)UART傳輸控制數(shù)據(jù),可同時(shí)控制3路正弦波的產(chǎn)生,其頻率范圍為1 Hz~100 MHz,步進(jìn)頻率為1 Hz,相位范圍為0°~359°。設(shè)計(jì)方案在DE2-70開(kāi)發(fā)板上進(jìn)行了實(shí)際驗(yàn)證,證明了設(shè)計(jì)的正確性和可行性。
基于開(kāi)源思想與SOPC技術(shù),采用32位開(kāi)源軟核處理器OR1200和開(kāi)源軟核DDS,在FPGA上實(shí)現(xiàn)了頻率、相位可預(yù)置并且可調(diào)的3路正弦波信號(hào)發(fā)生器專用芯片的設(shè)計(jì)。該專用芯片基于OR1200固化專用程序?qū)崿F(xiàn),通過(guò)UART傳輸控制數(shù)據(jù),可同時(shí)控制3路正弦波的產(chǎn)生,其頻率范圍為1 Hz~100 MHz,步進(jìn)頻率為1 Hz,相位范圍為0°~359°。設(shè)計(jì)方案在DE2-70開(kāi)發(fā)板上進(jìn)行了實(shí)際驗(yàn)證,證明了設(shè)計(jì)的正確性和可行性。
針對(duì)航天檢測(cè)設(shè)備中信號(hào)源單一、不可調(diào)等缺點(diǎn),提出并實(shí)現(xiàn)了一種以FPGA 、高速D/A、繼電器AQY210為核心,結(jié)構(gòu)簡(jiǎn)單,控制靈活,信號(hào)質(zhì)量高的多功能信號(hào)源生成系統(tǒng)。該系統(tǒng)可提供各種頻率、幅值、偏置等參數(shù)可調(diào)的模擬信號(hào),成功應(yīng)用于工業(yè)控制開(kāi)關(guān)量輸出性能檢測(cè)。同時(shí),上位機(jī)與硬件通信的接口使用了USB-單片機(jī)(CY7C68013)和USB-FIFO(FT245)兩種方案,并進(jìn)行實(shí)際對(duì)比,提出其適用條件和范圍。
Virtex-6 FPGA適合用有線通信,無(wú)線基礎(chǔ)設(shè)備和廣播設(shè)備等領(lǐng)域.本文介紹了Virtex-6 FPGA主要特性,以及骨干網(wǎng)OTU-4成幀與EFEC框圖, LTE 2x2無(wú)線電設(shè)計(jì)框圖和支持SD/HD/3G-SDI接口的新一代交換框圖, Virtex®-6 FPGA
Virtex-6 FPGA適合用有線通信,無(wú)線基礎(chǔ)設(shè)備和廣播設(shè)備等領(lǐng)域.本文介紹了Virtex-6 FPGA主要特性,以及骨干網(wǎng)OTU-4成幀與EFEC框圖, LTE 2x2無(wú)線電設(shè)計(jì)框圖和支持SD/HD/3G-SDI接口的新一代交換框圖, Virtex®-6 FPGA
Virtex-6 FPGA適合用有線通信,無(wú)線基礎(chǔ)設(shè)備和廣播設(shè)備等領(lǐng)域.本文介紹了Virtex-6 FPGA主要特性,以及骨干網(wǎng)OTU-4成幀與EFEC框圖, LTE 2x2無(wú)線電設(shè)計(jì)框圖和支持SD/HD/3G-SDI接口的新一代交換框圖, Virtex®-6 FPGA
Virtex-6 FPGA ML605開(kāi)發(fā)評(píng)估技術(shù)方案