可變模計數(shù)器作為一種基本數(shù)字電路模塊,在各種數(shù)字系統(tǒng)中應用廣泛。在對現(xiàn)有的可變模計數(shù)器的研究基礎(chǔ)上,在QuartusⅡ開發(fā)環(huán)境中,用VHDL語言設計一種功能更加強大的可變模計數(shù)器,它具有清零、置數(shù)、使能控制、可逆計數(shù)和可變模等功能,并且對傳統(tǒng)的可變模計數(shù)器的計數(shù)失控問題進行研究,最終設計出一種沒有計數(shù)失控缺陷的可變模計數(shù)器,并以ACEX1K系列EP1K30QC208芯片為硬件環(huán)境.驗證了其各項設計功能。結(jié)果表明該設計正確,功能完整,運行穩(wěn)定。
摘 要: 可編程片上系統(tǒng)設計是一個嶄新的、富有生機的嵌入式系統(tǒng)設計技術(shù)研究方向。本文在闡述可編程邏輯器件特點及其發(fā)展趨勢的基礎(chǔ)上,探討了智力產(chǎn)權(quán)復用理念、基于嵌入式處理器內(nèi)核和xilinx FPGA的SOPC軟硬件設
Altera宣布,40-nm Stratix® IV E FPGA高端密度范圍增大到業(yè)界領(lǐng)先的820K邏輯單元(LE)。Stratix IV EP4SE820 FPGA是業(yè)界同類產(chǎn)品中密度最大、性能最好、功耗最低的FPGA。EP4SE820 FPGA非常適合各種需要大容量FPG
Altera公司公司獲得了由中國電子報頒發(fā)的“2009 FPGA中國通信市場最佳表現(xiàn)獎”。該報于2009年8月28號在中國成都舉行的“2009中國FPGA產(chǎn)業(yè)發(fā)展論壇”上頒發(fā)了這一獎項,充分肯定了Altera對中國通信市場的貢獻。 中國
基于FPGA與色敏傳感器的顏色識別系統(tǒng)
介紹基于DDS的信號發(fā)生器工作原理和設計過程,并對關(guān)鍵模塊及外圍電路進行了仿真和誤差分析。經(jīng)功能驗證和分析測試,達到了預定的各項技術(shù)指標。旨在建立一種以FPGA為核心,功能可裁剪、波形任意調(diào)整的高性能信號發(fā)生器設計方法。采用該設計法將有效地降低開發(fā)成本,提高設計效率,并具有一定的工程指導意義和實用價值。
Altium宣布推出 NanoBoard 系列FPGA開發(fā)板的最新產(chǎn)品。NanoBoard 3000 是可編程設計環(huán)境,配套提供了完整的軟硬件、免專利費的即用型 IP 以及專用 Altium Designer Soft Design許可證。設計人員可由此擁有開發(fā) FPGA
0 引言 SDRAM(同步動態(tài)存儲器)是一種應用廣泛的存儲器,具有容量大、數(shù)據(jù)讀寫速度快、價格低廉等優(yōu)點,特別適合那些需要海量存儲器的應用領(lǐng)域,例如視頻方面。 這里有一個視頻項目要求將非標準的ITU-R BT.
0 引言 光電碼盤是一種基本的位置、速度檢測反饋單元,非常廣泛地應用于變頻器、直流伺服、交流伺服等系統(tǒng)的閉環(huán)控制中。為了減小體積,絕對式編碼器一般采用串行通信方式輸出絕對編碼,針對伺服電機控制等高端
摘 要: 可編程片上系統(tǒng)設計是一個嶄新的、富有生機的嵌入式系統(tǒng)設計技術(shù)研究方向。本文在闡述可編程邏輯器件特點及其發(fā)展趨勢的基礎(chǔ)上,探討了智力產(chǎn)權(quán)復用理念、基于嵌入式處理器內(nèi)核和xilinx FPGA的SOPC軟硬件設
基于FPGA的嵌入式系統(tǒng)設計
基于FPGA的嵌入式系統(tǒng)設計
頻率合成技術(shù)是現(xiàn)代通信的重要組成部分,它是將一個高穩(wěn)定度和高準確度的基準頻率經(jīng)過四則運算,產(chǎn)生同樣穩(wěn)定度和準確度的任意頻率。頻率合成器是電子系統(tǒng)的心臟,是影響電子系統(tǒng)性能的關(guān)鍵因素之一。本文結(jié)合F
摘要:隨著信息量的急劇增長,信息安全日益受到人們重視。一個完整的數(shù)據(jù)加解密系統(tǒng)應該 具備安全可靠的密碼認證機制和加解密算法。本文基于MEMS 強鏈、USB 控制器和FPGA 設 計了一種USB 接口的高效數(shù)據(jù)加解密系統(tǒng),
0 引言 光電碼盤是一種基本的位置、速度檢測反饋單元,非常廣泛地應用于變頻器、直流伺服、交流伺服等系統(tǒng)的閉環(huán)控制中。為了減小體積,絕對式編碼器一般采用串行通信方式輸出絕對編碼,針對伺服電機控制等高端
傳 統(tǒng)以來,在選用FPGA組件時,成本、容量、效能、封裝形式等,通常是系統(tǒng)架構(gòu)師或設計人員的主要考慮。但隨著低功耗應用快速興起,現(xiàn)在,功耗效能也已成 為選用FPGA時的首要考慮。一般來說,設計人員對ASIC或FPGA的
為了實時獲取生產(chǎn)線上大量按鍵并發(fā)動作狀態(tài),提出一種基于FPGA的多按鍵狀態(tài)識別系統(tǒng)設計。該系統(tǒng)設計采用VHDL語言描述,有效地解決遠距離、分散、多鍵并發(fā)狀態(tài)識別問題,并減小電路板面積和單片機的信號連接,易于對大量按鍵并發(fā)輸入操作。給出了該系統(tǒng)設計方案的硬件電路設計和仿真結(jié)果。該設計已成功應用于某項目中。