www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

FPGA

我要報錯
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
  • 基于虛擬圖像注入的目標模擬器設計

    提出了一種新的基于虛擬圖像注入的目標模擬器的研究方法。該方法基于速度追蹤原理。模擬器從主控計算機獲得跟蹤設備及目標的參數(shù),用DSP產(chǎn)生圖像數(shù)據(jù),F(xiàn)PGA控制圖像時序,最后通過Camera Link接口將目標跟蹤的圖像數(shù)據(jù)發(fā)送出去,完成對目標捕獲及跟蹤的模擬訓練過程。給出了軟、硬件實現(xiàn)的方案和結(jié)構(gòu)。跟蹤捕獲過程可以達到目標場景的全景性和實時性,能夠滿足光電跟瞄設備的運行維護與操作訓練要求。

  • 賽靈思結(jié)盟ARM,共同拓展FPGA架構(gòu)

    全球可編程邏輯解決方案領(lǐng)導廠商賽靈思公司(Xilinx)與ARM公司宣布正式開展合作,在賽靈思FPGA中應用ARM處理器與互聯(lián)技術(shù)。賽靈思公司目前已經(jīng)開始采用ARM Cortex處理器IP,利用性能優(yōu)化的ARM數(shù)字單元庫(cell library

  • 基于DSP與FPGA的運動控制器設計

    設計了一種基于DSP和FPGA的四軸伺服電機運動控制器,該控制器選用DSP與FPGA作為核心部件。針對運動控制中的一些具體問題,如高速、高精度、實時控制等,規(guī)劃了DSP的功能擴展,在FPGA上設計了功能相互獨立的四軸運動控制電路。該電路接收和處理4路編碼器反饋信號;可以處理原點、正負方向、到位以及急停等數(shù)字量輸入信號;提供16路數(shù)字輸入輸出信號作為系統(tǒng)一般功能擴充使用;具有較高的集成度和靈活性。

  • 選擇合適的FPGA千兆位收發(fā)器至關(guān)重要

    選擇合適的千兆位收發(fā)器(GT)是通信和實時處理領(lǐng)域尤其需要重點考慮的設計事項,但特定的市場領(lǐng)域可能會存在太多的標準、協(xié)議或使用模型。有時針對某一種應用就會涉及到好幾種標準,為了選擇最適合的千兆位收發(fā)器,必須對各種協(xié)議的最新發(fā)展情況了如指掌。

  • 基于虛擬圖像注入的目標模擬器設計

    提出了一種新的基于虛擬圖像注入的目標模擬器的研究方法。該方法基于速度追蹤原理。模擬器從主控計算機獲得跟蹤設備及目標的參數(shù),用DSP產(chǎn)生圖像數(shù)據(jù),F(xiàn)PGA控制圖像時序,最后通過Camera Link接口將目標跟蹤的圖像數(shù)據(jù)發(fā)送出去,完成對目標捕獲及跟蹤的模擬訓練過程。給出了軟、硬件實現(xiàn)的方案和結(jié)構(gòu)。跟蹤捕獲過程可以達到目標場景的全景性和實時性,能夠滿足光電跟瞄設備的運行維護與操作訓練要求。

  • 基于DSP的JPEG視頻壓縮系統(tǒng)的實現(xiàn)

    1 引言 隨著網(wǎng)絡和多媒體技術(shù)的發(fā)展,視覺通信的重要性和需求急劇增加,如桌面視頻會議、移動終端、基于因特網(wǎng)的視頻通信等。這些視覺信息內(nèi)涵豐富,但數(shù)據(jù)量大,必須壓縮數(shù)據(jù)。但采用多種方法壓縮圖像數(shù)據(jù),其

  • 基于DSP與FPGA的運動控制器設計

    設計了一種基于DSP和FPGA的四軸伺服電機運動控制器,該控制器選用DSP與FPGA作為核心部件。針對運動控制中的一些具體問題,如高速、高精度、實時控制等,規(guī)劃了DSP的功能擴展,在FPGA上設計了功能相互獨立的四軸運動控制電路。該電路接收和處理4路編碼器反饋信號;可以處理原點、正負方向、到位以及急停等數(shù)字量輸入信號;提供16路數(shù)字輸入輸出信號作為系統(tǒng)一般功能擴充使用;具有較高的集成度和靈活性。

  • 基于SRIO協(xié)議的板級芯片互聯(lián)技術(shù)

    在多處理器互聯(lián)處理系統(tǒng)實現(xiàn)方案中,SRIO是最佳的數(shù)據(jù)互聯(lián)方式之一。高帶寬、低延時、引腳少、DMA傳輸、低軟件復雜度滿足了飛速發(fā)展的高速實時數(shù)據(jù)處理對性能的要求。

  • 基于SRIO協(xié)議的板級芯片互聯(lián)技術(shù)

    基于SRIO協(xié)議的板級芯片互聯(lián)技術(shù)

  • 基于DSP的JPEG視頻壓縮系統(tǒng)的實現(xiàn)

    1 引言 隨著網(wǎng)絡和多媒體技術(shù)的發(fā)展,視覺通信的重要性和需求急劇增加,如桌面視頻會議、移動終端、基于因特網(wǎng)的視頻通信等。這些視覺信息內(nèi)涵豐富,但數(shù)據(jù)量大,必須壓縮數(shù)據(jù)。但采用多種方法壓縮圖像數(shù)據(jù),其

  • 基于DSP的JPEG視頻壓縮系統(tǒng)的實現(xiàn)

    1 引言 隨著網(wǎng)絡和多媒體技術(shù)的發(fā)展,視覺通信的重要性和需求急劇增加,如桌面視頻會議、移動終端、基于因特網(wǎng)的視頻通信等。這些視覺信息內(nèi)涵豐富,但數(shù)據(jù)量大,必須壓縮數(shù)據(jù)。但采用多種方法壓縮圖像數(shù)據(jù),其

  • 賽靈思展示最新廣播產(chǎn)品,可大幅降低串行數(shù)字接口成本與功耗

    賽靈思公司日前在2009 年國際廣播電視博覽會 (IBC2009) 上展示了串行連接領(lǐng)域的最新開發(fā)成果,這些技術(shù)可顯著降低串行數(shù)字接口的成本和功耗,并有助于全新 DisplayPort 和 Ethernet AVB協(xié)議的快速采用。賽靈思廣播連