1 引言 隨著網(wǎng)絡(luò)和多媒體技術(shù)的發(fā)展,視覺通信的重要性和需求急劇增加,如桌面視頻會(huì)議、移動(dòng)終端、基于因特網(wǎng)的視頻通信等。這些視覺信息內(nèi)涵豐富,但數(shù)據(jù)量大,必須壓縮數(shù)據(jù)。但采用多種方法壓縮圖像數(shù)據(jù),其
1 引言 隨著網(wǎng)絡(luò)和多媒體技術(shù)的發(fā)展,視覺通信的重要性和需求急劇增加,如桌面視頻會(huì)議、移動(dòng)終端、基于因特網(wǎng)的視頻通信等。這些視覺信息內(nèi)涵豐富,但數(shù)據(jù)量大,必須壓縮數(shù)據(jù)。但采用多種方法壓縮圖像數(shù)據(jù),其
賽靈思公司日前在2009 年國(guó)際廣播電視博覽會(huì) (IBC2009) 上展示了串行連接領(lǐng)域的最新開發(fā)成果,這些技術(shù)可顯著降低串行數(shù)字接口的成本和功耗,并有助于全新 DisplayPort 和 Ethernet AVB協(xié)議的快速采用。賽靈思廣播連
1 引言 針對(duì)航天測(cè)試系統(tǒng)的應(yīng)用需求,提出一種基于FPGA的微型數(shù)字存儲(chǔ)系統(tǒng)設(shè)計(jì)方案。該系統(tǒng)是在傳統(tǒng)存儲(chǔ)測(cè)試系統(tǒng)的基礎(chǔ)上,利用可編程邏輯器件FPGA對(duì)傳統(tǒng)存儲(chǔ)測(cè)試系統(tǒng)進(jìn)行單元電路的二次集成,使測(cè)試系統(tǒng)體積大
關(guān)鍵字: FPGA 目標(biāo)設(shè)計(jì)平臺(tái) Virtex-6 LTE TD-SCDMA 如今,差異化、創(chuàng)新和靈活性成為電子系統(tǒng)設(shè)計(jì)取得成功的關(guān)鍵。而FPGA在片上系統(tǒng)級(jí)硬件設(shè)計(jì)、實(shí)施以及可編程方面的優(yōu)勢(shì),使其成為越來越多應(yīng)用采用的器件。目前
1 引言 針對(duì)航天測(cè)試系統(tǒng)的應(yīng)用需求,提出一種基于FPGA的微型數(shù)字存儲(chǔ)系統(tǒng)設(shè)計(jì)方案。該系統(tǒng)是在傳統(tǒng)存儲(chǔ)測(cè)試系統(tǒng)的基礎(chǔ)上,利用可編程邏輯器件FPGA對(duì)傳統(tǒng)存儲(chǔ)測(cè)試系統(tǒng)進(jìn)行單元電路的二次集成,使測(cè)試系統(tǒng)體積大
USB是近年來在計(jì)算機(jī)領(lǐng)域日益流行的一種總線形式。在數(shù)據(jù)采集領(lǐng)域,基于FPGA和USB2.0的數(shù)據(jù)采集系統(tǒng)不但具有速度快、易擴(kuò)展等特點(diǎn),而且憑借即插即用的功能,適用于更廣泛的應(yīng)用場(chǎng)合。本文介紹了數(shù)據(jù)采集與傳輸系統(tǒng)的工作原理。硬件部分,給出了各模塊的內(nèi)部結(jié)構(gòu)設(shè)計(jì),以及FPGA內(nèi)部各個(gè)功能模塊的設(shè)計(jì)思路和具體實(shí)現(xiàn)過程;軟件部分,給出了系統(tǒng)的軟件結(jié)構(gòu),以及固件程序流程。
RFID技術(shù)(radio frequency identification)是一種非接觸式智能識(shí)別技術(shù),它通過射頻信號(hào)自動(dòng)識(shí)別目標(biāo)對(duì)象并獲得相關(guān)信息。 整個(gè)識(shí)別過程無需人工介入,可同時(shí)識(shí)別多個(gè)對(duì)象并可以識(shí)別高速運(yùn)動(dòng)的物體,操作簡(jiǎn)
隨著生活水準(zhǔn)的不斷提升,越來越多的家庭開始在客廳配備5.1聲道或7.1聲道的家庭影院系統(tǒng)。 不過,對(duì)于那些追求客廳整潔感的客戶來說,傳統(tǒng)的有線布線方式給他們帶來了一個(gè)很大的困擾,即如何在用音頻線把6或8
0 引言 FPGA(Field Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列是大規(guī)模可編程邏輯器件,可以取代現(xiàn)行所有的全部微機(jī)接口芯片,實(shí)現(xiàn)微機(jī)系統(tǒng)中的存儲(chǔ)、地址譯碼等多種功能。利用 FPGA可以把多個(gè)微機(jī)系統(tǒng)的功
MIPS科技(MIPS Technologies, Inc)宣布,Altera 公司已獲得MIPS32TM 架構(gòu)授權(quán),此舉標(biāo)志 MIPSTM 架構(gòu)正式進(jìn)入 FPGA 領(lǐng)域。 Altera 公司產(chǎn)品和企業(yè)營(yíng)銷副總裁 Vince Hu 表示:“MIPS 架構(gòu)已廣泛應(yīng)用于許多網(wǎng)絡(luò)、通信
0 引言 FPGA(Field Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列是大規(guī)??删幊踢壿嬈骷?,可以取代現(xiàn)行所有的全部微機(jī)接口芯片,實(shí)現(xiàn)微機(jī)系統(tǒng)中的存儲(chǔ)、地址譯碼等多種功能。利用 FPGA可以把多個(gè)微機(jī)系統(tǒng)的功
MIPS科技向 Altera 公司授權(quán)MIPS32 架構(gòu)
針對(duì)傳統(tǒng)虛擬儀器不具有即插即用、熱插拔等功能,提出基于FPGA控制及USB接口的虛擬數(shù)字示波器的設(shè)計(jì)方案和具體實(shí)現(xiàn)。系統(tǒng)主要包括數(shù)據(jù)采集、數(shù)據(jù)傳輸和應(yīng)用程序設(shè)計(jì)等。采用FPGA控制和USB接口實(shí)現(xiàn)數(shù)據(jù)的處理、轉(zhuǎn)換、存儲(chǔ)與傳輸。同時(shí)使用Borland C++Builder進(jìn)行軟件設(shè)計(jì),可實(shí)現(xiàn)對(duì)硬件電路的控制以及數(shù)據(jù)的顯示等。該系統(tǒng)能實(shí)現(xiàn)幅度為±0.1~±25 V,頻率為0~1 MHz信號(hào)的測(cè)量并顯示。
芯片設(shè)計(jì)的乏善可陳導(dǎo)致創(chuàng)新的衰竭。創(chuàng)新意味著必須涉足未知的風(fēng)險(xiǎn)。新事物得到嘗試,并通過市場(chǎng)的孵育得以成長(zhǎng),這是一個(gè)不斷進(jìn)化的過程。 創(chuàng)新的產(chǎn)品是不會(huì)被大眾市場(chǎng)馬上接受的。它們會(huì)被最初的采納者購(gòu)買,這些采