在低成本、多通道數(shù)據(jù)采集系統(tǒng)中,串行接口A/D轉(zhuǎn)換器得到了廣泛的應(yīng)用,但是通道的輪換以及串行數(shù)據(jù)的傳輸會(huì)降低數(shù)據(jù)采集的速度和CPU的工作效率。以ADS7844為例介紹基于FPGA和VHDI。語(yǔ)言的A/D控制器設(shè)計(jì)方法,并通過(guò)計(jì)算機(jī)時(shí)序仿真結(jié)果驗(yàn)證了該控制器的正確性。該控制器具有輸入通道自動(dòng)轉(zhuǎn)換、數(shù)據(jù)并行輸出等特點(diǎn),提高了采集速度和CPU的工作效率。
若沒(méi)有進(jìn)一步創(chuàng)新,設(shè)計(jì)師們將有可能在2020年迎來(lái)“黑暗”的硅世紀(jì)。能耗無(wú)法支撐設(shè)計(jì)出的高密度芯片。ARM公司首席技術(shù)官M(fèi)ike Muller在主要討論FPGA和上網(wǎng)本未來(lái)的ARM年度技術(shù)大會(huì)上這么警告說(shuō)。 他在演講中說(shuō),10年
基于FPGA的多通道串行A/D轉(zhuǎn)換器的控制器設(shè)計(jì)
0 引言 時(shí)鐘數(shù)據(jù)恢復(fù)電路是高速收發(fā)器的核心模塊,而高速收發(fā)器是通信系統(tǒng)中的關(guān)鍵部分。隨著光纖在通信中的應(yīng)用,信道可以承載的通信速率已經(jīng)可以達(dá)到GHz,從而使得接收端的接收速率成為限制通信速率的主要瓶頸
0 引言 冷凍干燥技術(shù)自1980年代在我國(guó)興起以來(lái)已取得長(zhǎng)足發(fā)展,并已廣泛應(yīng)用于食品、低溫和真空等科學(xué)領(lǐng)域,基于一些食品和藥品加工行業(yè)的工藝需要,真空冷凍干燥技術(shù)需要迅速應(yīng)用與推廣??刂葡到y(tǒng)對(duì)物料的加工
針對(duì)大地電磁探測(cè)系統(tǒng)的特點(diǎn),設(shè)計(jì)了以FPGA為核心處理器的多通道高分辨率電磁數(shù)據(jù)采集系統(tǒng),解決了五路24位ADC芯片ADS1255與ARM之間接口復(fù)雜、難以實(shí)現(xiàn)的問(wèn)題。詳細(xì)介紹了FPGA邏輯設(shè)計(jì)的模塊劃分和具體實(shí)現(xiàn)。本方案外圍電路結(jié)構(gòu)簡(jiǎn)單可靠,易于擴(kuò)展,實(shí)現(xiàn)了采集系統(tǒng)的高性能和高可靠性,特別適用于多通道高精度的數(shù)據(jù)采集系統(tǒng)。
Altera公司 宣布,開(kāi)始量產(chǎn)發(fā)售Stratix® IV GT EP4S100G2 FPGA,這是業(yè)界首款集成了11.3-Gbps收發(fā)器的FPGA。Stratix IV GT FPGA是目前唯一滿足100G以太網(wǎng)(GbE)和100G光傳送網(wǎng)(OTN)下一代成幀器、MAC、橋接和交換
提出了一種新的基于虛擬圖像注入的目標(biāo)模擬器的研究方法。該方法基于速度追蹤原理。模擬器從主控計(jì)算機(jī)獲得跟蹤設(shè)備及目標(biāo)的參數(shù),用DSP產(chǎn)生圖像數(shù)據(jù),F(xiàn)PGA控制圖像時(shí)序,最后通過(guò)Camera Link接口將目標(biāo)跟蹤的圖像數(shù)據(jù)發(fā)送出去,完成對(duì)目標(biāo)捕獲及跟蹤的模擬訓(xùn)練過(guò)程。給出了軟、硬件實(shí)現(xiàn)的方案和結(jié)構(gòu)。跟蹤捕獲過(guò)程可以達(dá)到目標(biāo)場(chǎng)景的全景性和實(shí)時(shí)性,能夠滿足光電跟瞄設(shè)備的運(yùn)行維護(hù)與操作訓(xùn)練要求。
全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx)與ARM公司宣布正式開(kāi)展合作,在賽靈思FPGA中應(yīng)用ARM處理器與互聯(lián)技術(shù)。賽靈思公司目前已經(jīng)開(kāi)始采用ARM Cortex處理器IP,利用性能優(yōu)化的ARM數(shù)字單元庫(kù)(cell library
設(shè)計(jì)了一種基于DSP和FPGA的四軸伺服電機(jī)運(yùn)動(dòng)控制器,該控制器選用DSP與FPGA作為核心部件。針對(duì)運(yùn)動(dòng)控制中的一些具體問(wèn)題,如高速、高精度、實(shí)時(shí)控制等,規(guī)劃了DSP的功能擴(kuò)展,在FPGA上設(shè)計(jì)了功能相互獨(dú)立的四軸運(yùn)動(dòng)控制電路。該電路接收和處理4路編碼器反饋信號(hào);可以處理原點(diǎn)、正負(fù)方向、到位以及急停等數(shù)字量輸入信號(hào);提供16路數(shù)字輸入輸出信號(hào)作為系統(tǒng)一般功能擴(kuò)充使用;具有較高的集成度和靈活性。
選擇合適的千兆位收發(fā)器(GT)是通信和實(shí)時(shí)處理領(lǐng)域尤其需要重點(diǎn)考慮的設(shè)計(jì)事項(xiàng),但特定的市場(chǎng)領(lǐng)域可能會(huì)存在太多的標(biāo)準(zhǔn)、協(xié)議或使用模型。有時(shí)針對(duì)某一種應(yīng)用就會(huì)涉及到好幾種標(biāo)準(zhǔn),為了選擇最適合的千兆位收發(fā)器,必須對(duì)各種協(xié)議的最新發(fā)展情況了如指掌。
提出了一種新的基于虛擬圖像注入的目標(biāo)模擬器的研究方法。該方法基于速度追蹤原理。模擬器從主控計(jì)算機(jī)獲得跟蹤設(shè)備及目標(biāo)的參數(shù),用DSP產(chǎn)生圖像數(shù)據(jù),F(xiàn)PGA控制圖像時(shí)序,最后通過(guò)Camera Link接口將目標(biāo)跟蹤的圖像數(shù)據(jù)發(fā)送出去,完成對(duì)目標(biāo)捕獲及跟蹤的模擬訓(xùn)練過(guò)程。給出了軟、硬件實(shí)現(xiàn)的方案和結(jié)構(gòu)。跟蹤捕獲過(guò)程可以達(dá)到目標(biāo)場(chǎng)景的全景性和實(shí)時(shí)性,能夠滿足光電跟瞄設(shè)備的運(yùn)行維護(hù)與操作訓(xùn)練要求。
1 引言 隨著網(wǎng)絡(luò)和多媒體技術(shù)的發(fā)展,視覺(jué)通信的重要性和需求急劇增加,如桌面視頻會(huì)議、移動(dòng)終端、基于因特網(wǎng)的視頻通信等。這些視覺(jué)信息內(nèi)涵豐富,但數(shù)據(jù)量大,必須壓縮數(shù)據(jù)。但采用多種方法壓縮圖像數(shù)據(jù),其
設(shè)計(jì)了一種基于DSP和FPGA的四軸伺服電機(jī)運(yùn)動(dòng)控制器,該控制器選用DSP與FPGA作為核心部件。針對(duì)運(yùn)動(dòng)控制中的一些具體問(wèn)題,如高速、高精度、實(shí)時(shí)控制等,規(guī)劃了DSP的功能擴(kuò)展,在FPGA上設(shè)計(jì)了功能相互獨(dú)立的四軸運(yùn)動(dòng)控制電路。該電路接收和處理4路編碼器反饋信號(hào);可以處理原點(diǎn)、正負(fù)方向、到位以及急停等數(shù)字量輸入信號(hào);提供16路數(shù)字輸入輸出信號(hào)作為系統(tǒng)一般功能擴(kuò)充使用;具有較高的集成度和靈活性。
在多處理器互聯(lián)處理系統(tǒng)實(shí)現(xiàn)方案中,SRIO是最佳的數(shù)據(jù)互聯(lián)方式之一。高帶寬、低延時(shí)、引腳少、DMA傳輸、低軟件復(fù)雜度滿足了飛速發(fā)展的高速實(shí)時(shí)數(shù)據(jù)處理對(duì)性能的要求。