利用XPS工具快速生成Virtex FPGA的板級支持包
引 言 目前,通信干擾的手段以信號大功率壓制為主,本質(zhì)上屬于物理層能量干擾,存在效費比低,且容易暴露自身目標等缺點,而且隨著新的功率控制和信號處理技術(shù)的應(yīng)用,通信大功率壓制干擾手段的應(yīng)用遇到了瓶頸。
在串行數(shù)據(jù)傳輸中,數(shù)據(jù)接收端需要一些特定的信息來恢復出正確的字邊界,以確定串行碼流中哪些比特屬于原始并行數(shù)據(jù)里的同一時鐘節(jié)拍里的數(shù)據(jù),這一處理過程稱為字對齊(Word Aligner)。一些標準的協(xié)議會定義特殊的碼
引 言 快速傅里葉變換(FFT)作為計算和分析工具,在眾多學科領(lǐng)域(如信號處理、圖像處理、生物信息學、計算物理、應(yīng)用數(shù)學等)有著廣泛的應(yīng)用。在高速數(shù)字信號處理領(lǐng)域,如雷達信號處理,F(xiàn)FT的處理速度往往是整個
引 言 FPGA動態(tài)局部可重構(gòu)技術(shù)是指允許可重構(gòu)的器件或系統(tǒng)的一部分進行重新配置,配置過程中其余部分的工作不受影響。動態(tài)局部可重構(gòu)縮短了重構(gòu)的時間,減少了系統(tǒng)重構(gòu)的開銷,提高了系統(tǒng)的運行效率。局部動態(tài)
引 言 射頻識別(Radio Frequency Identification,RFID)技術(shù)是一種新興的非接觸式自動識別技術(shù),在工業(yè)自動化、商業(yè)自動化、交通運輸控制管理、防偽及軍事等眾多領(lǐng)域都有廣泛的應(yīng)用前景。它利用無線射頻方式進行
引 言 高速運動物體的物理狀態(tài)檢測分析一直以來都是一項重要的研究內(nèi)容,特別是對于高速運動物體瞬時運動速度的檢測。這是瞬態(tài)過程及效應(yīng)物理研究中的一個有待發(fā)展的領(lǐng)域,可能會導致極端條件下的新物理效應(yīng),
基于嵌入式微處理器和FPGA的高精度測頻設(shè)計
隨著電路復雜性的增加,越來越多的設(shè)計者開始采用擁有知識產(chǎn)權(quán)的、設(shè)計良好的功能模塊來加快系統(tǒng)開發(fā)。因此,需要相應(yīng)的技術(shù)手段保護這些功能模塊不被非法復制、篡改或竊取。針對FPGA開發(fā)中的知識產(chǎn)權(quán)保護問題,提出一種結(jié)合EDA軟件和FPGA的IP(Intellectual Proterty)核保護方法,有效的防止IP核被竊取,以及防止最終在FPGA上實現(xiàn)設(shè)計的非法復制。
Altera公司宣布,其40-nm Arria II GX FPGA符合PCI Express (PCIe) 2.0規(guī)范。器件成功通過了PCI-SIG實驗室的PCI-SIG兼容性和通用性測試,現(xiàn)在名列PCI-SIG綜合供應(yīng)商名單中。Arria II GX FPGA的x8路配置支持PCIe Gen1
引言 音頻信號分析儀利用頻譜分析原理來分析被測信號的頻率、頻譜及波形。常用的頻譜分析方法有:掃頻法、數(shù)字濾波法、FFT法。這里提出一種基于FFT方法的音頻信號分析儀設(shè)計方案,通過快速傅里葉變換(FFT)把被測
Altera公司宣布,其40-nm Arria® II GX FPGA符合PCI Express® (PCIe®) 2.0規(guī)范。器件成功通過了PCI-SIG實驗室的PCI-SIG®兼容性和通用性測試,現(xiàn)在名列PCI-SIG綜合供應(yīng)商名單中。Arria II GX FPGA的x
賽靈思公司(Xilinx )宣布其最新一代Virtex®-6 FPGA系列兼容PCI Express® 2.0標準,與前一代產(chǎn)品系列相比功耗降低50%,與競爭產(chǎn)品相比性能提高15%。在Virtex-6 FPGA中集成的第二代PCIe®模塊已經(jīng)通過了1
1、引言 VGA(視頻圖形陣列)作為一種標準的顯示接口在視頻和計算機領(lǐng)域得到了廣泛的應(yīng)用。VGA圖像信號發(fā)生器是電視臺、電視機生產(chǎn)企業(yè)、電視維修人員常用的儀器,其主要功能就是產(chǎn)生標準的圖像測試信號。
引言(混合信號FPGA控制多電平系統(tǒng)的電壓攀升率):隨著工藝尺度不斷縮小,器件常常需要多個電源。為了減小功耗和最大限度地提高性能,器件的核心部分一般趨向于在低電壓下工作。為了與傳統(tǒng)的器件接口,或與現(xiàn)有的I/O標
引言(混合信號FPGA控制多電平系統(tǒng)的電壓攀升率):隨著工藝尺度不斷縮小,器件常常需要多個電源。為了減小功耗和最大限度地提高性能,器件的核心部分一般趨向于在低電壓下工作。為了與傳統(tǒng)的器件接口,或與現(xiàn)有的I/O標
引言(混合信號FPGA控制多電平系統(tǒng)的電壓攀升率):隨著工藝尺度不斷縮小,器件常常需要多個電源。為了減小功耗和最大限度地提高性能,器件的核心部分一般趨向于在低電壓下工作。為了與傳統(tǒng)的器件接口,或與現(xiàn)有的I/O標
摘要:基于數(shù)字示波器原理,設(shè)計了以單片機和FPGA為控制核心,由阻抗變換、峰值檢波、程控放大、采樣、頻率測量以及校準信號產(chǎn)生等模塊構(gòu)成的數(shù)字示波器。其實時采樣速率小于1 MHz,等效采樣速率大于200 MHz,系統(tǒng)輸