您是否曾想在您的 FPGA 設計中使用先進的視頻壓縮技術,卻發(fā)現(xiàn)實現(xiàn)起來太過復雜?現(xiàn)在您無需成為一名視頻專家就能在您的系統(tǒng)中使用視頻壓縮。賽靈思新推出的 MPEG-4 編碼器/解碼器核可以幫助您滿足視頻壓縮需求。視頻
對于大多數(shù)使用 FPGA的嵌入式系統(tǒng)設計人員來說,基于微處理器核的 SoC 結(jié)構正在成為主流。據(jù)調(diào)查,目前有五分之一的 FPGA 設計使用了軟處理器核,調(diào)查還發(fā)現(xiàn)大多數(shù) FPGA 設計人員希望今后都使用軟處理器核,并渴望使
多年來,Xilinx公司的可編程邏輯技術始終扮演著ASIC替代解決方案的角色。過去十多年來,每次當ASIC技術實現(xiàn)摩爾定律的預期,Xilinx FPGA和CPLD都迅速填補了由此而留下的間隙。最近,有些ASIC制造商推出了稱為結(jié)構化A
l 引 言UART(Universal Asynchronous Receiver/Transmitter,通用異步收發(fā)器)是用于控制CPU與串行設備通信的芯片,將由CPU傳送過來的并行數(shù)據(jù)轉(zhuǎn)換為輸出的串行數(shù)據(jù)流。將系統(tǒng)外部來的串行數(shù)據(jù)轉(zhuǎn)換為字節(jié),供系統(tǒng)內(nèi)部
近幾年基于MPEC-2的DVB普通數(shù)字電視在美國、南美、亞洲、大洋洲和非洲通過衛(wèi)星進行廣播?;贛PEG-2/DVB的多路節(jié)目復用器是數(shù)字電視傳輸系統(tǒng)的關鍵設備之一,因此,它的研發(fā)顯得尤為重要。目前,復用器的設計方案主
Xilinx公司日前推出其首款用于汽車設計中實現(xiàn)控制器局域網(wǎng)(CAN)的FPGA IP內(nèi)核can logicore。 CAN LogiCORE由Xilinx的Hyderabad開發(fā)中心設計,該產(chǎn)品的推出進一步完善了Xilinx Automotive(XA)的PLD家族。CAN LogiCORE
FPGA配置兩種模式:主動配置和被動配置方式,采用主動配置下,我們就需要一片F(xiàn)LASH來存儲FPGA固件,那么我們在升級固件寫FLASH的過程中如何避免因意外情況發(fā)生導致升級失敗
通常所說的JTAG大致分兩類,一類用于測試芯片的電氣特性,檢測芯片是否有問題;一類用于Debug。一般支持JTAG的CPU內(nèi)都包含了這兩個模塊。一個含有JTAG Debug接口模塊的CPU,
在雷達信號處理、數(shù)字圖像處理等領域中,信號處理的實時性至關重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢及DSP芯片在復雜算法處理上的優(yōu)勢,DSP+FPGA的實時信號處理系統(tǒng)的應用。
第一章Modelsim編譯Xilinx庫 本章介紹如何編譯HDL必須的Xilinx庫和結(jié)構仿真。 創(chuàng)建將被編譯庫的目錄 在編譯庫之前,最好先建立一個目錄(事實上必須建立一個目錄),步驟如下。(假設Modelsim的安裝目錄是“$Modeltech
使用這些設計技巧和ISE功能分析工具來控制功耗 新一代 FPGA的速度變得越來越快,密度變得越來越高,邏輯資源也越來越多。那么如何才能確保功耗不隨這些一起增加呢?很多設計抉擇可以影響系統(tǒng)的功耗,這些抉擇包括從顯
摘 要:為了解決嵌入式實時數(shù)據(jù)采集系統(tǒng)中,高速采集數(shù)據(jù)量大,而處理器的處理速度有限的矛盾,保證數(shù)據(jù)不丟失并提高處理器的數(shù)據(jù)吞吐率,文中提出一種基于FPGA(現(xiàn)場可編程門陣列) 實現(xiàn)的最優(yōu)FIFO(先入先出存儲器)
摘要:介紹一種利用矢量旋轉(zhuǎn)的CORDIC(COordination Rotation DIgital Computer)算法實現(xiàn)正交數(shù)字混頻器中的數(shù)控振蕩器(NCO)的方法。推導了CORDIC算法產(chǎn)生正余弦信號的實現(xiàn)過程,給出了在FPGA 中設計數(shù)控振蕩器的頂層
本文選用FPGA實現(xiàn)數(shù)據(jù)處理、邏輯控制,充分利用PC機,結(jié)合Labwindows圖形化上層應用軟件界面生成的虛擬測試系統(tǒng)具有較強的競爭力。本系統(tǒng)在FPGA單板單片主控器件控制下,實現(xiàn)兩路獨立、幅值可控的信號
摘要:提出一種新穎的數(shù)字化高精度電源控制調(diào)節(jié)方案。由于數(shù)字器件的迅速發(fā)展,有效推動了電源系統(tǒng)的發(fā)展。同時,許多特殊應用領域?qū)﹄娫吹木W(wǎng)絡化管理、以及針對多樣化的電源拓撲結(jié)構的易重置性等均提出了新的要求。對
摘 要:本文設計實現(xiàn)了一種用于測量基帶傳輸信道的誤碼儀,闡述了主要模塊的工作原理,提出了一種新的積分鑒相同步時鐘提取的實現(xiàn)方法,此方法能夠提高同步時鐘的準確度,從而提高誤碼測量精度。 關鍵詞:誤碼測試儀
引 言現(xiàn)代科技對系統(tǒng)的可靠性提出了更高的要求,而FPGA技術在電子系統(tǒng)中應用已經(jīng)非常廣泛,因此FPGA易測試性就變得很重要。要獲得的FPGA內(nèi)部信號十分有限、FPGA封裝和印刷電路板(PCB)電氣噪聲,這一切使得設計調(diào)試和
在分析某型飛機MILSTD1553B數(shù)據(jù)總線系統(tǒng)構成的基礎上,結(jié)合其通信協(xié)議與其消息傳輸格式,建立了某型飛機總線系統(tǒng)通訊層次結(jié)構,并運用FPGA和DSP技術設計了此型飛機總線系統(tǒng)通訊軟件。
1 引 言隨著數(shù)字通信和工業(yè)控制領域的高速發(fā)展,要求專用集成電路(ASIC)的功能越來越強,功耗越來越低,生產(chǎn)周期越來越短,這些都對芯片設計提出了巨大的挑戰(zhàn),傳統(tǒng)的芯片設計方法已經(jīng)不能適應復雜的應用需求了。S
摘??? 要:本文以Xilinx公司Virtex-II Pro器件為開發(fā)平臺,介紹了其內(nèi)嵌PowerPC405處理器設計的原理和軟硬件協(xié)同設計方法。結(jié)合典型的TCP/IP通信實驗,文中詳細描述了系統(tǒng)設計方法以及VxWorks系統(tǒng)下BSP的開發(fā)和移植過