基于ARM7與FPGA組成的可編程控制器
O 引 言 電荷耦合器件(Charge Coupled Deviees,CCD)是一種圖像傳感器,它在工業(yè)、計算機圖像處理、軍事等方面都得到廣泛的應用。目前CCD的應用技術(shù)已成為集光學、電子學、精密機械與計算機技術(shù)為一體的綜合技術(shù)
0 引 言 在眾多的語音編譯碼調(diào)制中,連續(xù)可變斜率增量調(diào)制(CVSD)作為許多增量調(diào)制中的一種,只需編一位碼,在發(fā)送端與接收端之間不需要碼型同步,量階△的大小能自動地跟蹤信號變化,因而具有強抗誤碼能力,在1
溫度對工農(nóng)業(yè)生產(chǎn)和國防事業(yè)均有不同程度的影響。電力設(shè)備的故障有多種多樣,但大多數(shù)都伴有發(fā)熱的現(xiàn)象,一次事故損失巨大;紡織、食品、煙草等工業(yè)中,溫度過高容易使產(chǎn)品變質(zhì),電子儀器也容易出故障;溫室栽培和工
O 引 言 樂曲都是由一連串的音符組成,因此按照樂曲的樂譜依次輸出這些音符所對應的頻率,就可以在揚聲器上連續(xù)地發(fā)出各個音符的音調(diào)。大多數(shù)的電子琴設(shè)計都有彈奏和播放功能,但能自動對彈奏的樂曲進行錄音并可
概覽 高端設(shè)計工具為少有甚是沒有硬件設(shè)計技術(shù)的工程師和科學家提供現(xiàn)場可編程門陣列(FPGA)。無論你使用圖形化設(shè)計程序,ANSI C語言還是VHDL語言,如此復雜的合成工藝會不禁讓人去想FPGA真實的運作情況。在這個芯
介紹 電機在現(xiàn)代生活中扮演著重要角色。出于對安全、成本及效率的考慮,工程師——尤其是混合電動力汽車(HEV)工程師——往往希望在特定的真實環(huán)境下通過仿真電機模型對電機控制器進行測試?! ∮捎谠诮?jīng)濟及環(huán)境等
摘 要:若采用沒有信號調(diào)節(jié)功能的LVDS芯片與設(shè)有驅(qū)動器預加重功能和接收器均衡功能的LVDS集成電路構(gòu)成系統(tǒng)傳輸數(shù)據(jù),電纜的長度便可最多到數(shù)百米。但這些系統(tǒng)想要進行數(shù)十公里長距離的數(shù)據(jù)傳送,便應將LVDS信號經(jīng)過光
O 引 言 電荷耦合器件(Charge Coupled Deviees,CCD)是一種圖像傳感器,它在工業(yè)、計算機圖像處理、軍事等方面都得到廣泛的應用。目前CCD的應用技術(shù)已成為集光學、電子學、精密機械與計算機技術(shù)為一體的綜合技術(shù)
INS/GPS組合導航系統(tǒng)在軍事領(lǐng)域和民用方面的運動載體中得到了廣泛應用。INS是組合導航系統(tǒng)中的核心部分,涉及多個陀螺儀、多個加速度計和溫度傳感器等眾多傳感器數(shù)據(jù)的采集與處理,同時對系統(tǒng)運算的實時性要求也很高。對于導航計算機系統(tǒng)的研究,許多學者做了大量有益的工作。傳感器數(shù)據(jù)采集現(xiàn)有方案大多采用一片多路△-∑結(jié)構(gòu)的AD芯片采集6路慣性器件信號,這就造成6路信號的數(shù)據(jù)采集不能同時進行,在高動態(tài)下導致組合導航系統(tǒng)導航精度的下降。本文以TI公司生產(chǎn)的AD變換器AD1274和Altera公司生產(chǎn)的FPGA EPlS30位主選芯片,闡述了組合導航系統(tǒng)的實現(xiàn)方法。
基于單片機和FPGA的遠程溫度監(jiān)控系統(tǒng)
基于單片機和FPGA的遠程溫度監(jiān)控系統(tǒng)
針對時差法超聲波流量計時間測量精度高、運算量大的特點,設(shè)計了一種結(jié)合可編程邏輯器件(FPGA)、數(shù)字信號處理器(DSP)和單片機的超聲波流量計系統(tǒng)。系統(tǒng)的硬件時序由FPGA控制,確保時序準確,軟件利用滑動窗口接收技術(shù),提取有用測量信號,減少了需要處理的數(shù)據(jù)并增強了抗干擾能力,最后對相關(guān)算法進行簡化,大大加快了測量速度。通過Matlab仿真比較及實驗測試,證明該方案可行。
一種時差式超聲波流量計及其簡化算法
概覽 高端設(shè)計工具為少有甚是沒有硬件設(shè)計技術(shù)的工程師和科學家提供現(xiàn)場可編程門陣列(FPGA)。無論你使用圖形化設(shè)計程序,ANSI C語言還是VHDL語言,如此復雜的合成工藝會不禁讓人去想FPGA真實的運作情況。在這個芯
INS/GPS組合導航系統(tǒng)在軍事領(lǐng)域和民用方面的運動載體中得到了廣泛應用。INS是組合導航系統(tǒng)中的核心部分,涉及多個陀螺儀、多個加速度計和溫度傳感器等眾多傳感器數(shù)據(jù)的采集與處理,同時對系統(tǒng)運算的實時性要求也很高。對于導航計算機系統(tǒng)的研究,許多學者做了大量有益的工作。傳感器數(shù)據(jù)采集現(xiàn)有方案大多采用一片多路△-∑結(jié)構(gòu)的AD芯片采集6路慣性器件信號,這就造成6路信號的數(shù)據(jù)采集不能同時進行,在高動態(tài)下導致組合導航系統(tǒng)導航精度的下降。本文以TI公司生產(chǎn)的AD變換器AD1274和Altera公司生產(chǎn)的FPGA EPl
摘要:主要討論了FPGA在多單片機串行讀數(shù)系統(tǒng)中的應用,在該系統(tǒng)中單片機通過異步串行通信讀取外部設(shè)備中的數(shù)據(jù),經(jīng)FPGA緩沖后再送到USB單片機,最終上傳到計算機。文中重點介紹了利用FPGA內(nèi)部雙口RAM構(gòu)建的FIFO在該
為了解決彈上記錄器和地面測試臺之間高速數(shù)據(jù)流遠距離傳輸問題,提出一種利用低電壓差分信號(LVDS)接口器件實現(xiàn)數(shù)據(jù)遠距離傳輸?shù)脑O(shè)計方案。實驗證明該方案傳輸速度達到20 Mh/s,傳輸距離達到300 m,傳輸速度和傳輸距離得到顯著提高。該優(yōu)秀的長線傳輸技術(shù)已成功應用于在某項目中。
引言 針對中心機房功耗越來越大的問題,某些電信運營商制定了采購設(shè)備功耗每年降低20%的目標。半導體是功耗問題的關(guān)鍵所在,其解決方法是重新設(shè)計芯片實施和交付方案,而最新一代FPGA可以說是主要的推動力量。通過
對于FPGA來說,設(shè)計人員可以充分利用其可編程能力以及相關(guān)的工具來準確估算功耗,然后再通過優(yōu)化技術(shù)來使FPGA設(shè)計以及相應的PCB板在功率方面效率更高。 靜態(tài)和動態(tài)功耗及其變化在90nm工藝時,電流泄漏問題對ASIC和